-
公开(公告)号:CN111010686A
公开(公告)日:2020-04-14
申请号:CN201910942581.3
申请日:2019-09-30
申请人: 赛普拉斯半导体公司
摘要: 本申请涉及蓝牙和蓝牙低能耗系统中脏包的并行处理。公开了用于并行处理接收信号以提高系统灵敏度的通信系统和方法。通常,该方法包括在第一解调器电路和第二解调器电路中并行解调调制信号。然后对第一解调信号和第二解调信号去白化,并对每个信号执行循环冗余码(CRC)校验。若去白化的第一解调信号通过了CRC校验,则包括在该信号中的第一包被发送到中央处理单元(CPU)用于进一步处理。若去白化的第二解调信号通过了CRC校验,且去白化的第一解调信号未通过,则包括在去白化的第二解调信号中的第二包被发射到CPU用于进一步处理。在一个实施例中,解调器电路之一是在相位域中操作且配置成使用最大似然序列估计的GFSK解调器。还描述了其他实施例。
-
公开(公告)号:CN111010221A
公开(公告)日:2020-04-14
申请号:CN201910939754.6
申请日:2019-09-30
申请人: 赛普拉斯半导体公司
IPC分类号: H04B7/06 , H04B7/08 , H04B17/318 , H04B17/336
摘要: 一种能够实现天线分集技术的系统、方法和设备。设备包括第一无线通信设备和收发器,该第一无线通信设备包括多个天线,该收发器耦合到该多个天线并被配置成根据无线传输协议发送和接收数据,而对等无线通信设备可以具有单个天线或多个天线。设备还包括处理器,该处理器被配置成:在第一模式下,计算与多个天线的到达角(AoA)或与单个天线相关联的离开角(AoD);以及在第二模式下,经由多个天线中的至少第一天线向第二无线通信设备发送数据和从第二无线通信设备接收数据,其中第一天线由处理器基于第一无线通信设备和第二无线通信设备之间的第一多个信号测量结果之一来选择。
-
公开(公告)号:CN111010208A
公开(公告)日:2020-04-14
申请号:CN201910940182.3
申请日:2019-09-30
申请人: 赛普拉斯半导体公司
发明人: 拉古纳塔·孔达雷迪
IPC分类号: H04B1/7143
摘要: 本申请涉及用于在多协议设备之间传输协议配置信息的设备、系统和方法。一种方法可以包括在第二通信电路中经由第二无线通信协议接收第一无线通信协议的跳频配置数据;以及配置第一通信电路以根据具有由跳频配置数据指示的跳频的第一通信协议进行通信;其中第一通信电路和第二通信电路形成在同一组合设备中。还公开了相关设备和系统。
-
公开(公告)号:CN109600328B
公开(公告)日:2020-03-31
申请号:CN201810980259.5
申请日:2018-08-27
申请人: 赛普拉斯半导体公司
摘要: 本公开涉及稳定调制指数校准和动态控制。校准高斯频移键控调制指数包括生成训练比特序列,根据初始调制指数使来自训练序列的脉冲成形,以及将成形信号转换成传输信号。传输信号然后循环通过射频核心或者由频率偏差估计硬件来处理以确定频率偏差。频率偏差被转换成新的调制指数,并且可能被转换成目标调制指数和测量的调制指数之间的比率,作为缩放因子。然后迭代地重复该过程,直到达到阈值频率偏差。
-
公开(公告)号:CN110832639A
公开(公告)日:2020-02-21
申请号:CN201880041674.2
申请日:2018-07-12
申请人: 赛普拉斯半导体公司
IPC分类号: H01L27/11573 , H01L27/11568 , H01L29/66 , H01L21/265 , H01L21/28 , H01L21/285 , H01L29/45 , H01L29/49 , H01L29/78 , H01L27/11521 , H01L27/11546
摘要: 公开了一种半导体器件及其制造方法。该方法包括在外围区域中的衬底的表面上形成的栅极电介质上沉积多晶硅栅极层,在多晶硅栅极层上形成电介质层,以及在电介质层上沉积高度提高(HE)膜。然后,对HE膜、电介质层、多晶硅栅极层和栅极电介质进行图案化,以便在外围区域中形成高压场效应晶体管(HVFET)栅极。执行高能量注入以在邻近HVFET栅极的衬底中的源极区域或漏极区域中形成至少一个轻掺杂区域。然后去除HE膜,并在外围区域中的衬底上形成低压(LV)逻辑FET。在一个实施例中,LV逻辑FET是高k金属栅极逻辑FET。
-
公开(公告)号:CN107888195B
公开(公告)日:2020-02-21
申请号:CN201710500355.0
申请日:2017-06-27
申请人: 赛普拉斯半导体公司
发明人: 哈罗德·M·库兹 , 艾尔翰·汉哲奥卢 , 蒂莫西·约翰·威廉姆斯 , 汉斯·克莱恩 , 埃里克·N·曼
摘要: 本发明公开了一种具有采样和保持电路及连续时间可编程块的数模转换器。公开了一种被配置为在缓冲驱动模式和消隐模式下操作的可编程电路的设备、系统和方法。可编程电路包括连续时间数模转换器(CTDAC)、被耦合到CTDAC的连续时间块(CTB)以及被耦合到CTDAC和CTB的采样和保持(SH)电路。可编程电路被配置为在缓冲驱动模式下操作以缓冲来自CTDAC的输出信号。在缓冲驱动模式下,可编程电路还被配置为在消隐模式下操作,以使SH电路对CTDAC的输出信号执行消隐操作。
-
公开(公告)号:CN110647846A
公开(公告)日:2020-01-03
申请号:CN201910902871.5
申请日:2015-09-18
申请人: 赛普拉斯半导体公司
发明人: 维克特·奎曼 , 斯巴达克·曼科夫斯基 , 罗曼·欧吉扣
摘要: 涉及用于在指纹和触摸应用中的多相扫描的方法和传感器。在本文描述了用于在电容指纹应用中的全差分多相扫描的技术。在示例实施方式中,系统包括电容指纹传感器阵列以及耦合到电容指纹传感器阵列的处理设备。处理设备配置成至少:在全差分多相模式中扫描电容指纹传感器阵列;接收表示在电容指纹传感器阵列上的手指的一部分的多个测量结果;以及基于多个测量结果产生手指的该部分的指纹图像。
-
公开(公告)号:CN110463003A
公开(公告)日:2019-11-15
申请号:CN201880020950.7
申请日:2018-03-01
申请人: 赛普拉斯半导体公司
发明人: 帕万·库马尔·库奇普蒂
摘要: 公开了一种设备和方法,其包括通用串行总线(USB)兼容的供电设备的分流调节器。分流调节器包括具有输出端、第一输入端和第二输入端的放大器。分流调节器还包括电流数模转换器(DAC),电流DAC耦合到放大器的第一输入端和电压总线节点。电流DAC调整在放大器的第一输入端输送的吸收电流或流出电流,以调节USB兼容的供电设备中的可编程输出电压(Vbus)。DAC输送的电流是响应于接收到指示可编程供电命令的数字代码,该可编程供电命令指定在电压总线节点上将由USB兼容的供电设备输送的Vbus。
-
公开(公告)号:CN105742163B
公开(公告)日:2019-11-15
申请号:CN201610119033.7
申请日:2011-12-16
申请人: 赛普拉斯半导体公司
IPC分类号: H01L21/033 , H01L21/302 , H01L21/3213 , H01L27/11519 , H01L27/11524 , H01L27/11565 , H01L27/1157
摘要: 本申请涉及用以间隔件双图案微影的自我对准与非闪存选择栅字线。本发明揭露一种用以双图案微影的方法。在一实施例中,揭露有通过于光阻图案的周缘设置间隔件图案而开始形成于多个核心字线的任一侧上的一对选择栅字线。剥除该光阻图案而留下该间隔件图案。于该间隔件图案的一部分上设置修正掩模。蚀刻移除未被该修正掩模覆盖的间隔件图案的部分。移除该修正掩模,其中,该间隔件图案的第一剩余部分定义多个核心字线。设置垫掩模以致于该垫掩模及该间隔件图案的第二剩余部分于该多个核心字线的任一侧上定义选择栅字线。最后,使用垫掩模及间隔件图案的第一、第二剩余部分而蚀刻过至少一图案转移层,以蚀刻该选择栅字线及该多个核心字线至多晶硅层。
-
公开(公告)号:CN110446939A
公开(公告)日:2019-11-12
申请号:CN201880019010.6
申请日:2018-03-01
申请人: 赛普拉斯半导体公司
发明人: 维克托·西米利斯基
摘要: 示例装置使用收发器来确定在第一时段期间通过第一天线接收的第一RF信号的第一属性值。属性估计器确定在第一时段期间通过第二天线接收的第一RF信号的第二属性值。响应于控制信号,装置将属性估计器从耦合到第二天线切换为耦合到第三天线。装置然后使用收发器来确定在第二时段期间通过第一天线接收的第二RF信号的第一属性,并且使用属性估计器来确定在第二时段期间通过第三天线接收的第二RF信号的第二属性。装置然后可以基于第一RF信号的第一属性和第二属性以及第二RF信号的第一属性和第二属性来估计与第一RF信号和第二RF信号相关联的到达角。
-
-
-
-
-
-
-
-
-