一种时间交织流水线型模数转换器结构

    公开(公告)号:CN102769468B

    公开(公告)日:2016-08-03

    申请号:CN201210286030.4

    申请日:2012-08-13

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为一种采用共享前端子模数转换器的时间交织流水线型模数转换器结构,其中流水线结构的通道模数转换器除去了前端采样保持放大电路。在省略采样保持放大电路的流水线结构模数转换器和时间交织结构的模数转换器中都各自存在不同类型采样时间误差。相比于已提出的方法和结构,本发明提出了在所有省略采样保持放大器的流水线型通道模数转换器的前端采用共享前端子模数转换器的结构。这种结构将两种类型的采样时间误差统一,很大程度地简化了采样时间误差校准算法和电路结构的复杂度,最终有效地减小芯片的功耗和面积。

    一种全数字实现的闪烁型模数转换器

    公开(公告)号:CN104883188A

    公开(公告)日:2015-09-02

    申请号:CN201510220289.2

    申请日:2015-05-04

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为一种全数字实现的闪烁型模数转换器。本发明结构包括:由两组并联三态门和去耦合电容构成的差分信号采样保持阵列,由与非门/非门和去耦合电容构成的具有使用内置参考电压的(2N-1)个差分延时链对阵列,以及锁存器阵列;差分信号经两个相同的采样保持阵列,每一个DDLP对应一对差分参考电压,差分信号在保持期间控制相应DDLP产生不同延时,延时链的延时由若干个与非门和非门决定,并经过去耦合电容实现微调;再经过锁存器比较,得到DDLP的两个输出上升沿的延时大小,得到温度计码的数字比较输出。本发明可以在较高速度下实现较好的模数转换性能,节省面积、功耗,同时也降低了设计复杂度。

    一种可提高数控振荡器频率分辨率的变容管

    公开(公告)号:CN102694031B

    公开(公告)日:2015-05-13

    申请号:CN201210181417.3

    申请日:2012-06-05

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为一种可提高数控振荡器频率分辨率的变容管。数控振荡器输出的离散频点会引入额外的量化噪声,为了保证该量化噪声不会显著影响系统性能,数控振荡器需要很精细的频率分辨率。通过将单个P型金属氧化物半导体场效应晶体管的源端和体端都连接到电源,或者将单个N型金属氧化物半导体场效应晶体管的源端和体端都连接到地电平,来构成一种精细调谐的变容管,控制电压连接到漏端,输出电容在栅端得到。上述变容管可以提高数控振荡器的频率分辨率,从而降低数控振荡器引入的量化噪声。

    一种宽带可重构下变频混频器

    公开(公告)号:CN102332865B

    公开(公告)日:2014-12-03

    申请号:CN201110208020.4

    申请日:2011-07-25

    Applicant: 复旦大学

    Abstract: 本发明属于射频集成电路技术领域,具体为一种宽带可重构下变频混频器。它由跨导级、频率转换级、负载输出级组成。在输入跨导级使用了尾电流源阵列拓展带宽技术和可重构跨导负载网络技术实现拓展带宽和工作频带可重构。本发明实现简单,占用芯片面积小,功耗可调,带宽覆盖范围大,工作频段可调,增加了电路实用性。该混频器可应用于1.8~10.6GHz的多模式接收器前端中。

    一种基于注入锁定倍频器的低相噪正交压控振荡器

    公开(公告)号:CN102355258B

    公开(公告)日:2013-10-16

    申请号:CN201110220636.3

    申请日:2011-08-03

    Applicant: 复旦大学

    Abstract: 本发明属于射频无线接收机集成电路技术领域,具体为一种基于注入锁定倍频器的低相噪正交压控振荡器,可应用于无线接收机集成电路中。该正交压控振荡器由两个工作在基频f0的压控振荡器,两对耦合管和一个工作在两倍频2f0的压控振荡器构成。其中耦合管和工作频率为2f0的压控振荡器一起组成了注入锁定倍频器。本发明中,相位噪声是由工作频率为f0的差分压控振荡器决定的,相位误差是由注入锁定倍频器决定的。同传统的正交压控振荡器不同,该正交压控振荡器中不存在相位噪声和相位误差的折衷关系,可以在保证高相位精度的前提下实现低相位噪声。

    一种低功耗并行FIR数字滤波器的设计方法

    公开(公告)号:CN103093052A

    公开(公告)日:2013-05-08

    申请号:CN201310027859.7

    申请日:2013-01-25

    Applicant: 复旦大学

    Abstract: 本发明属于数字集成电路技术领域,具体为一种低功耗并行FIR数字滤波器的设计方法。该方法用于线性相位FIR数字滤波器的2路和3路的并行实现,通过新的多项式分解方法,使全部子滤波器具有系数对称性,子滤波器实现所需的乘法器数量从而可以减少为原来的1/2,整体并行结构滤波器实现所需的乘法器数量也就降低为原来的一半,相应的代价是加法器的增加。由于加法器实现远比乘法器简单,因此用加法器换取乘法器是值得的。本发明中的结构与传统结构和现有的FFA(FastFIRAlgorithms)结构相比都节省了硬件资源,降低了实现功耗。

    一种可预检测比较器输入范围的逐次逼近型模数转换器

    公开(公告)号:CN102832941A

    公开(公告)日:2012-12-19

    申请号:CN201210374121.3

    申请日:2012-10-07

    Applicant: 复旦大学

    Abstract: 发明属集成电路技术领域,具体为一种可预检测比较器输入范围的逐次逼近型模数转换器。该模数转换器由采样保持电路、内部数模转换器、比较器、逐次逼近逻辑、输入范围预检测器和数字延迟线构成。它在每个转换周期中预先检测比较器输入信号范围,即保持信号和基准电压之差的变化范围,由此决定下一个转换周期中,在内部数模转换器基准电压未完全建立时,比较器提前比较的时间。本发明使N个转换周期中的每个周期都可以有不同程度的提前比较。相比传统的逐次逼近型模数转换器,本发明减少了比较器的复位时间,提高了逐次逼近型模数转换器的整体转换速度。

    一种用于片上变压器的高频等效电路结构

    公开(公告)号:CN101840441B

    公开(公告)日:2012-08-22

    申请号:CN200910047730.6

    申请日:2009-03-18

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为一种用于片上变压器的高频等效电路结构。本发明的电路结构包括:三电感以表示高频电感的自感及互感感值,四电容以表示顶层金属到衬底的氧化层电容,五并联结构以模拟有损耗的衬底,三电阻以表示接触孔的接触电阻,四电容以表示是端口之间两层金属的电容耦合。本发明十分适用于电路设计的使用,可较易的建立片上变压器的模型,具有重要实用价值。

Patent Agency Ranking