具有增强型时分复用帧的传感器

    公开(公告)号:CN115347967B

    公开(公告)日:2024-12-20

    申请号:CN202210449788.9

    申请日:2022-04-26

    Abstract: 本公开的各实施例总体上涉及具有增强型时分复用帧的传感器。本公开涉及一种用于生成并且传输包括原始数据和已处理数据两者的TDM信号的设备和方法。该设备包括具有时分复用(TDM)接口的传感器。TDM接口通过保留TDM帧内的一个或多个时隙以用于传输已处理数据来在单个TDM信号中传输原始数据和已处理数据两者。传感器还通过将原始数据的值中的一个或多个值重新用作异常代码、标志或另一类型的通知来将附加信息嵌入到原始数据的数据流中。该设备还可以被启用以传输数据,并且在不使用时被禁用以节省电力。

    具有残余应力控制的SiC晶片的制造方法

    公开(公告)号:CN114561705B

    公开(公告)日:2024-11-29

    申请号:CN202111421201.5

    申请日:2021-11-26

    Abstract: 本公开的各实施例涉及具有残余应力控制的SiC晶片的制造方法。一种SiC晶片的制造方法包括以下步骤:将支撑件引入反应室;在支撑件上形成第一SiC层;将支撑件与第一SiC层分离;在第一SiC层上生长第二SiC层,包括将具有第一电导性的第一掺杂剂的气相的前体引入反应室以在第二SiC层中生成第一应力;并且将具有与第一电导性相对的第二电导性的第二掺杂剂的气相的前体引入反应室中以在第二SiC层中生成第二应力,第二应力与第一应力相对并且平衡第一应力。SiC晶片因此没有翘曲的影响。

    用于混合网络中G3-PLC自举的装置和方法

    公开(公告)号:CN113542343B

    公开(公告)日:2024-11-15

    申请号:CN202110339715.X

    申请日:2021-03-30

    Abstract: 本公开的实施例涉及用于混合网络中G3‑PLC自举的装置和方法。由代理设备实现的实施例方法包括:由代理设备通过第一通信通道从设备接收自举请求消息;由代理设备向协调设备传送包括自举请求消息和第一通道类型指示符的请求消息,该第一通道类型指示符指示第一通信通道的通道类型;由代理设备从协调设备接收包括自举响应消息和第二通道类型指示符的响应消息,该第二通道类型指示符指示第一通信通道的通道类型;以及由代理设备通过根据第二通道类型指示符的第二通信通道向设备传送自举响应消息。

    操作数模处理链路的方法、对应的设备和装置

    公开(公告)号:CN110299917B

    公开(公告)日:2024-10-25

    申请号:CN201910528139.6

    申请日:2015-09-23

    Inventor: C·布尔焦

    Abstract: 本发明涉及操作数模处理链路的方法、对应的设备和装置。根据数字输入信号产生模拟输出信号的信号处理链路通过生成用于模拟输出信号的第一标记信号以及用于数字输入信号的一个或多个第二标记信号来操作,其中每个标记信号呈现第一电平和第二电平,并且每个标记信号在生成标记所根据的信号具有在特定幅度窗口内的值时被设置成所述第一电平。可以计算用于模拟输出信号的第一标记信号与用于数字输入信号的第二标记信号彼此匹配的量,用于例如在发出指示操作受损的警报标记中的可能的使用。还可以在操作期间计算信号处理链路的一个或多个操作参数的估计。

    电子系统、对应的操作方法和电子设备

    公开(公告)号:CN112925738B

    公开(公告)日:2024-10-01

    申请号:CN202011439195.1

    申请日:2020-12-07

    Inventor: G·卡瓦拉罗

    Abstract: 本公开的实施例涉及电子系统、对应的操作方法和电子设备。一种示例电子系统,包括第一设备、第二设备和时钟生成器电路。时钟生成器电路被配置成提供具有可选频率的时钟信号。第一设备包括与第一以太网接口耦合的第一处理电路,并且第二电子设备包括与第二以太网接口耦合的第二处理电路。第一设备和第二设备中的至少一项被配置成:根据第一设备和/或第二设备的操作参数、和/或根据在第一设备和第二设备之间所交换的帧的参数,确定时钟信号的频率,并且作用于时钟生成器电路,以在该频率处操作时钟生成器电路。

    包括具有上拉级的行解码器的非易失性存储器装置

    公开(公告)号:CN112992227B

    公开(公告)日:2024-08-27

    申请号:CN202011490378.6

    申请日:2020-12-16

    Abstract: 本公开的各实施例涉及包括具有上拉级的行解码器的非易失性存储器装置。示例性非易失性存储器装置包括耦合到字线的存储器单元阵列和行解码器,该行解码器包括下拉级和上拉级,针对每个第一字线,该上拉级包括:对应的控制电路和对应的上拉开关电路,该控制电路生成对应的控制信号,该上拉开关电路经由控制信号被控制,以便将字线耦合到电源或者将字线从电源解耦。控制电路包括:电流镜和串联电路,该电流镜将电流注入到内部节点,基于对相应的字线的选择/取消选择,该串联电路将对应的内部节点耦合到接地或者将对应的内部节点从接地解耦,以使对应的内部节点上的电压降低/增加。每个控制信号是取决于对应的内部节点上的电压。

    访问存储器的方法及对应电路

    公开(公告)号:CN113568851B

    公开(公告)日:2024-08-20

    申请号:CN202110461211.5

    申请日:2021-04-27

    Abstract: 公开了访问存储器的方法及对应电路。一种访问存储器以读取和/或写入数据的实施例方法包括生成存储器事务请求,该存储器事务请求包括对于存储器中的一组存储器位置的存储器访问请求的突发,存储器位置具有相应存储器地址。该方法还包括经由互连总线向耦接到存储器的存储器控制器电路发送第一信号和第二信号,第一信号传送存储器事务请求,第二信号传送用于将存储器访问请求的突发映射到存储器中的存储器位置的相应存储器地址上的信息。该方法还包括:根据由第二信号传送的信息,计算存储器地址的相应存储器地址,以及访问存储器地址以从存储器地址读取数据和/或将数据写入存储器地址。

Patent Agency Ranking