一种自适应守时授时方法
    11.
    发明公开

    公开(公告)号:CN112564693A

    公开(公告)日:2021-03-26

    申请号:CN202011500144.5

    申请日:2020-12-18

    IPC分类号: H03K23/40

    摘要: 本发明提供了一种自适应守时授时方法,采用两个计数器分别对滤波后的外部输入信号和本地信号进行计数,以修正本地信号的周期和相位,使本地信号对齐滤波后的外部输入信号,同时还消除了外部输入信号异常情况对本地信号的影响。本发明的方法利用已有的硬件电路资源即可实现,不必增加额外的复杂器件,也不影响其他功能,安全可靠且具备很好的通用性和实用性。本发明的方法已经过实际产品验证,可以实现守时和授时功能,且在首次同步守时或者外部输入信号异常的情况下,不会引起本地信号的跳变、抖动等异常情况。

    一种测频系统及其测频方法

    公开(公告)号:CN110988467A

    公开(公告)日:2020-04-10

    申请号:CN201911309285.6

    申请日:2019-12-18

    IPC分类号: G01R23/10 G01C21/16

    摘要: 本发明涉及一种测频系统及其测频方法,系统包括待测信号滤波模块、锁存和清零信号产生模块、整周期计数器模块、填充脉冲计数器模块和计数锁存模块;待测信号滤波模块用于对待测信号进行滤波处理;锁存和清零信号产生模块用于产生定时锁存信号和定时清零信号;整周期计数器模块用于对整周期待测信号脉冲计数并将所得值发送给计数锁存模块;填充脉冲计数器模块用于对与非整周期待测信号对应时间内的高频填充脉冲计数并将所得值发送给计数锁存模块;计数锁存模块用于接收整周期计数器模块所发送的计数值并存储,还用于接收填充脉冲计数器模块所发送的计数值并处理和存储。本发明解决了现有技术中测频结果跳动误差大的问题,提高了频率测量的准确度。

    一种嵌入式计算机的软硬件协同加密电路及方法

    公开(公告)号:CN112860275A

    公开(公告)日:2021-05-28

    申请号:CN202110100874.4

    申请日:2021-01-26

    摘要: 本发明提供了一种嵌入式计算机的软硬件协同加密电路及方法,该软硬件协同加密电路包括DSP、FPGA、FLASH,所述DSP用于加密存储在FLASH中的二进制文件,并将JTAG仿真口封死;所述FPGA用于加密DSP和并行FLASH之间中转的数据线和地址线,同时用于加密本身的FPGA软件并将加密后的FPGA软件存储在FLASH中。本发明采用自带加密功能的DSP和FPGA,对计算机的硬件和软件存储进行加密处理,该加密方法稳定可靠,安全完善,满足嵌入式计算机加密的需求,防止山寨产品随意拷贝嵌入式计算机的软硬件。

    一种DDR2/DDR3存储器的快速检测方法

    公开(公告)号:CN110647436A

    公开(公告)日:2020-01-03

    申请号:CN201810671129.3

    申请日:2018-06-26

    IPC分类号: G06F11/26

    摘要: 本发明提供一种DDR2/DDR3存储器的快速检测方法,它包括如下步骤:1、首地址写入0xFFFF0000;2、回读;3、回读值与写入值相同,则继续执行;否则报芯片故障,结束检测;4、地址加1,写入值低16位和地址的低16位相同,写入值高16位为低16位的反码;5、回读;6、回读校验,回读值与写入值相同,则继续执行;否则报芯片故障,结束检测;7、循环执行步骤4-7,直至整片存储器检测完成。本发明的优点是,根据DDR2/DDR3存储器数据在时钟双沿跳变的特点,能够实现所有数据位在时钟沿同时跳变的检测,提高效率的同时,保证了产品的可靠性。

    基于FPGA的电机时序控制方法
    19.
    发明公开

    公开(公告)号:CN115765555A

    公开(公告)日:2023-03-07

    申请号:CN202211319570.8

    申请日:2022-10-26

    摘要: 本发明公开了基于FPGA的电机时序控制方法,采用固定的频标信号作为所有运算的时间基准源,PWM增减计数峰值为1/2PWM周期对应值,其斜率为±1,在模块顶层对频标信号频率、PWM周期、AD采样起始时刻、位置信息和速度信息的采样起始点、电流环和速度环解算起始点进行参数化配置;处理器工作中断周期和中断使能通过寄存器配置,中断使能寄存器控制中断信号的输出,中断周期寄存器控制中断时间。本发明解决了跨时钟域的问题,同时具有较好的移植性,可在不同厂家的FPGA芯片上稳定可靠的运行。

    V/F转换电路温度补偿用温度滤波方法

    公开(公告)号:CN115562428A

    公开(公告)日:2023-01-03

    申请号:CN202211292508.4

    申请日:2022-10-21

    IPC分类号: G05F1/567

    摘要: 本发明涉及V/F转换电路技术领域,公开了一种V/F转换电路温度补偿用温度滤波方法。其中,该方法包括:获取V/F转换电路的滤波后的本次温度;将滤波后的本次温度与预定温度范围的最大值和最小值进行比较,根据比较结果判断是否超限,并根据判断结果对滤波后的本次温度进行处理得到处理后的本次温度;滑窗保存处理后的本次温度;判断处理后的本次温度是否存在跳变,根据判断结果确定并输出最终的本次温度。由此,可以在全温范围内进行温度补偿计算,得到置信度高的温度值,保证温度补偿计算的有效性和计算精度。