用以产生可变码长的极化码的方法及装置

    公开(公告)号:CN106027071A

    公开(公告)日:2016-10-12

    申请号:CN201510529916.0

    申请日:2015-08-26

    IPC分类号: H03M13/13

    摘要: 本发明公开了一种用以产生可变码长的极化码的方法及装置,该方法包含:产生用于延伸极化码的产生器矩阵,接收包含K个讯息位和N+q-K个冻结位的一输入向量;以及使用该产生器矩阵转换该输入向量为包含N+q个编码位的一输出向量。延伸极化码包含标准极化码部分及额外冻结部分。标准极化码部分有K个讯息位通道及N-K个冻结位通道的N个位通道。额外冻结部分有q个额外冻结位通道。在K个讯息位通道中的q个讯息位通道使用q个额外冻结位通道被再极化。K个讯息位被分配到K个讯息位通道,N+q-k个冻结位被分配到N-K个冻结位通道及q个额外冻结位通道。

    存储器控制器
    16.
    发明授权

    公开(公告)号:CN103325425B

    公开(公告)日:2016-03-16

    申请号:CN201310222605.0

    申请日:2013-06-06

    发明人: 钟明翰

    IPC分类号: G11C29/42

    摘要: 一种存储器控制器,此存储器控制器包括存储器接口与编码器模块。存储器接口用以连接存储器芯片。编码器模块耦接至存储器接口,此编码器模块包括共享存储器以及奇偶产生器模块。奇偶产生器模块耦接共享存储器,用以自共享存储器中读取至少一基准向量,决定至少一基准向量的维度,根据至少一基准向量产生生成矩阵,通过生成矩阵将原始数据转换为码字,并通过存储器接口将码字储存在存储器芯片。

    纠错解码装置及纠错解码方法

    公开(公告)号:CN103069720A

    公开(公告)日:2013-04-24

    申请号:CN201180038008.1

    申请日:2011-08-03

    IPC分类号: H03M13/19

    摘要: 既能共用电路以抑制电路规模的增大,又能进行与多个编码率对应的LDPC(Low-DensityParity-Check,低密度奇偶校验)解码。当设定编码率为编码率比第1编码率大的第2编码率时,列处理行处理运算单元(120A)使用从与对应于第2编码率的第2校验矩阵相应的分散校验矩阵中,选择与构成第1部分矩阵的列数相同数的列并组合而成的分散部分矩阵。这里,分散校验矩阵是扩展第2校验矩阵的行数,并将第2校验矩阵中的第2校验矩阵的行权重大的行的元素分散配置到该行与扩展行所得的矩阵。此时,列处理行处理运算单元(120A)使用行权重为第1部分矩阵的行权重以下的分散部分矩阵。