一种衬底输入结构的跨导放大器

    公开(公告)号:CN105720935B

    公开(公告)日:2018-01-09

    申请号:CN201610039247.3

    申请日:2016-01-21

    Abstract: 本发明提供一种衬底输入结构的跨导放大器,包括PMOS管M1、M2、M3和M4构成的衬底输入正反馈输入级结构,NMOS管M5、M6、M7、M8和PMOS管M9、M10构成的自偏置有源负载结构,恒流源,跨导放大器补偿电容CC和负载电容CL。本发明分别将输入级中PMOS管M3和M4的衬底和其栅极相连,从而直接将输入信号加在PMOS管M3和M4栅极之上,连接方式非常简单,非理想的寄生效应被降到最小,既能实现提高输入级跨导的思路,又不需要引入RC网络,大大减小了电路设计成本,使得电路非常容易实现,而且没有静态功耗;同时补偿电容的连接方式,将跨导放大器的第一个非主极点推向更高的频率,使得跨导放大器单位增益带宽增加的同时,保持了合适的相位裕度,增强了跨导放大器的稳定性。

    一种高速高线性全差分跟随器

    公开(公告)号:CN106027030A

    公开(公告)日:2016-10-12

    申请号:CN201610335138.6

    申请日:2016-05-19

    CPC classification number: H03K19/094

    Abstract: 本发明公开了一种高速高线性全差分跟随器,包括源极跟随器,所述源极跟随器包括第一NMOS管、第二NMOS管、第三NMOS管、第四NMOS管、采样开关KP、采样开关KN和两个采样电容CL,该全差分跟随器还包括输入管衬底电压偏置电路,所述输入管衬底电压偏置电路包括第五NMOS管、第六NMOS管、第七NMOS管和第八NMOS管。在本发明中,输入管M1和M2的衬底电压会随着输入电压VIP和VIN的变化而变化,这会大大缓解传统输入NMOS管的衬底偏置效应,使得源极跟随器的输出阻抗趋于稳定,从而明显提高源极跟随器的线性度。

    运算放大器频率补偿电路
    24.
    发明公开

    公开(公告)号:CN106026954A

    公开(公告)日:2016-10-12

    申请号:CN201610307297.5

    申请日:2016-05-10

    CPC classification number: H03F3/45183 H03F2203/45631

    Abstract: 本发明提供一种运算放大器频率补偿电路,包括增益电路、输出电路以及增益电路的尾电流源自举电路,其中增益电路的接地端分别与尾电流源自举电路的第一端和第二端连接,增益电路的输出端分别与输出电路的第一输入端、尾电流源自举电路的输入端连接,尾电流源自举电路的输出端连接偏置电压并通过第一电阻连接输出电路的第二输入端,输出电路的第二输入端通过第一电容连接增益电路的输出端。本发明基于由第一电阻和第一电容构成的RC网络,使运算放大器产生左半平面零点z,并且通过调节RC的大小,可以实现左半平面零点z和运算放大器第一非主极点的完全抵消,从而实现运算放大器的频率补偿;同时,本发明可以明显提高运算放大器的单位增益带宽。

    高速低功耗触发器
    25.
    发明公开

    公开(公告)号:CN105763172A

    公开(公告)日:2016-07-13

    申请号:CN201610076103.5

    申请日:2016-02-03

    CPC classification number: H03K3/012 H03K3/356008

    Abstract: 本发明公开了一种高速低功耗触发器,包括控制信号生成电路、使能单元和锁存器结构,所述锁存器结构包括两输入端、两输出端、两使能端、第二使能端和接地端,所述使能单元包括两使能电路,所述控制信号生成电路的输出信号X和外部控制信号D作为第一使能电路的输入信号,所述第一使能电路的输出端与第一使能端连接,所述控制信号生成电路的输出信号X和外部控制信号D的反相信号DB作为第二使能电路的输入信号,所述第二使能电路的输出端与第二使能端连接;本发明所提出的触发器结构和传统结构相比,电路结构简单,并且锁存器的输出端寄生电容很小,提高了触发器的速度,并且没有静态功耗。

    一种参考电压产生电路
    27.
    发明公开

    公开(公告)号:CN105700609A

    公开(公告)日:2016-06-22

    申请号:CN201610256167.3

    申请日:2016-04-22

    CPC classification number: G05F1/56

    Abstract: 本发明提供一种参考电压产生电路,包括:电平转换电路,包括第一电荷泵、第一差分运算放大器、第一NMOS晶体管、第一电阻、第二电阻及第三电阻,其中,第一差分运算放大器、第一电荷泵、第一NMOS晶体管及第一电阻构成第一单位增益结构;用于通过所述第一单位增益结构输出参考电压,并通过第一电阻、第二电阻及第三电阻以差分形式将所述参考电压输出到所述前级驱动电路;前级驱动电路,包括第二差分运算放大器和第三差分运算放大器、第二电荷泵和第三电荷泵、第二NMOS晶体管、第一PMOS晶体管以及第四电阻,其中,第二差分运算放大器、第二电荷泵、第二NMOS晶体管构成第二单位增益结构,第三差分运算放大器、第三电荷泵、第一PMOS晶体管构成第三单位增益结构;用于根据所述第二单位增益结构及第三单位增益结构对所述电平转换电路输出的参考电压进行驱动;如此,本发明实施例提供的参考电压产生电路具有更高的建立精度和更大的输出摆幅。

    一种高速低功耗比较器及逐次逼近型模数转换器和电子设备

    公开(公告)号:CN110247662B

    公开(公告)日:2022-04-22

    申请号:CN201810194993.9

    申请日:2018-03-09

    Abstract: 本发明公开了一种高速低功耗比较器,包括输入NMOS管M1/M2,由NMOS管M4/M5和PMOS管M7/M8构成的锁存器结构,由NMOS管M6和PMOS管M9构成的复位控制开关,由NMOS管M3/M10/M11构成的下拉管;同时还包括反相器I0/I1/I2,延迟单元d1/d2,与门AND1/AND2,以及同或门XNOR;本发明通过在下拉管添加同或门进行控制,来防止tip和tin所在通路与下拉管导通产生静态功耗,以及增加两个复位开关,使输出Dp和Dn不至于被拉低至0或者拉高至Vdd,进而是比较器快速进入锁存,以此来到达电压变化小,电容反复少,功耗低的效果,此外,还可以将该噪声抑制比较器现有的逐次逼近型模数转换器和电子设备中,实现广泛的应用价值。

    基于反相器结构的放大器
    29.
    发明授权

    公开(公告)号:CN106921349B

    公开(公告)日:2020-10-09

    申请号:CN201710119495.3

    申请日:2017-03-02

    Abstract: 本发明提供一种基于反相器结构的放大器,与传统放大器相比可以对输出端的电压变化进行补偿,在输出端的电压在工艺角发生变化的情况下,依然能够保持相对稳定,使放大器始终能提供相对稳定增益,同时本发明使输出端的直流工作点电压可以唯一确定,不需要额外的共模反馈电路;本发明具有结构简单,电路容易实现的优点,可以减少电压裕度的消耗,很适合低电源电压的应用,同时本发明既可以用于离散时间域的电路,也可以用于连续时间域的电路,大大提高了适用性。

    基于采样间隔差值统计的采样时间误差检测系统

    公开(公告)号:CN107046425B

    公开(公告)日:2020-09-01

    申请号:CN201710252623.1

    申请日:2017-04-18

    Abstract: 一种基于采样间隔差值统计的采样时间误差检测系统,包括:检测器、两二倍插值器、校正滤波器及加法器,第一采样后信号与检测器的第一输入端及第一二倍插值器的输入端均相连,第二采样后信号与检测器的第二输入端及第二二倍插值器的输入端均相连,所述第一二倍插值器的输出端与加法器的第一输入端相连,所述第二二倍插值器的输出端与校正滤波器的输入端相连,所述校正滤波器的输出端与加法器的第二输入端相连,所述检测器用于接收两采样信号并对其进行处理以得到通道间误差信息,所述校正滤波器用于根据输入的通道间误差信息调整其校正值,以调整其输出的信号。本发明相对于传统的采样时间误差检测算法具有硬件设计简单以及硬件开销小的优点。

Patent Agency Ranking