系统级误差校正SAR模拟数字转换器

    公开(公告)号:CN106921391B

    公开(公告)日:2021-01-22

    申请号:CN201710119494.9

    申请日:2017-03-02

    IPC分类号: H03M1/08 H03M1/10

    摘要: 本发明提供一种系统级误差校正SAR模拟数字转换器,包括自举采样开关、第一电容阵列、第二电容阵列、开关阵列、比较器、逐次逼近寄存器异步逻辑模块和用于根据输入的差分信号变化调整工作模式的误差校正比较器;本发明通过比较器在两种工作模式之间切换,可以根据比较器输入信号幅度的差别,使得比较器工作在不同的工作状态,优化了比较器的工作方式,提高了比较器的工作效率,使得整个SARADC的性能进一步提升,并且本发明不需要引入额外的冗余位进行误差校正,简化了设计难度,提高了整个SARADC的工作速度。

    一种基于NMOS管的栅压自举开关电路

    公开(公告)号:CN107370487B

    公开(公告)日:2020-06-09

    申请号:CN201710586131.6

    申请日:2017-07-18

    IPC分类号: H03M1/12

    摘要: 本发明提供一种基于NMOS管的栅压自举开关电路,包括用于采样的NMOS管MN1,电压自举电路BOOST,采样开关衬底耦合电容C1,采样开关MN1衬底放电开关MN8,本发明在采样NMOS管NM1的栅极和衬底之间加入了一个耦合电容C1,在采样开关的衬底和地之间加入一个放电开关MN8,当输入信号VIN变化时,如果采样保持电路处于采样状态,放电开关NM8断开,通过自举电路模块BOOST产生的自举效果,当输入信号VIN变化时,如果采样保持电路处于保持状态,放电开关NM8导通,采样开关NM1的衬底电压被下拉到地,同时,采样开关NM1的栅极电压也被下拉到地,从而采样开关NM1断开。本发明所提出的采样保持开关及其辅助电路,和传统结构相比,线性度明显提高。

    运算放大器频率补偿电路

    公开(公告)号:CN106026954B

    公开(公告)日:2019-02-19

    申请号:CN201610307297.5

    申请日:2016-05-10

    IPC分类号: H03F3/45

    摘要: 本发明提供一种运算放大器频率补偿电路,包括增益电路、输出电路以及增益电路的尾电流源自举电路,其中增益电路的接地端分别与尾电流源自举电路的第一端和第二端连接,增益电路的输出端分别与输出电路的第一输入端、尾电流源自举电路的输入端连接,尾电流源自举电路的输出端连接偏置电压并通过第一电阻连接输出电路的第二输入端,输出电路的第二输入端通过第一电容连接增益电路的输出端。本发明基于由第一电阻和第一电容构成的RC网络,使运算放大器产生左半平面零点z,并且通过调节RC的大小,可以实现左半平面零点z和运算放大器第一非主极点的完全抵消,从而实现运算放大器的频率补偿;同时,本发明可以明显提高运算放大器的单位增益带宽。

    高速低功耗触发器
    4.
    发明授权

    公开(公告)号:CN105763172B

    公开(公告)日:2018-07-17

    申请号:CN201610076103.5

    申请日:2016-02-03

    IPC分类号: H03K3/012 H03K3/356

    CPC分类号: H03K3/012

    摘要: 本发明公开了一种高速低功耗触发器,包括控制信号生成电路、使能单元和锁存器结构,所述锁存器结构包括两输入端、两输出端、两使能端、第二使能端和接地端,所述使能单元包括两使能电路,所述控制信号生成电路的输出信号X和外部控制信号D作为第一使能电路的输入信号,所述第一使能电路的输出端与第一使能端连接,所述控制信号生成电路的输出信号X和外部控制信号D的反相信号DB作为第二使能电路的输入信号,所述第二使能电路的输出端与第二使能端连接;本发明所提出的触发器结构和传统结构相比,电路结构简单,并且锁存器的输出端寄生电容很小,提高了触发器的速度,并且没有静态功耗。

    具有带冗余位的非二进制电容阵列的模数转换器及芯片

    公开(公告)号:CN104660264B

    公开(公告)日:2018-05-25

    申请号:CN201510125504.0

    申请日:2015-03-20

    IPC分类号: H03M1/38

    摘要: 本发明提供一种具有带冗余位的非二进制电容阵列的模数转换器及芯片,其中,带冗余位的非二进制电容阵列包括共模电压端、模拟信号输入端、至少一冗余位电容和多个电容,将每个电容并联设置于共模电压端和模拟信号输入端之间,并以最高位到最低位/最低位到最高位的顺序对设置于共模电压端和模拟信号输入端之间的所有电容进行依次标记,且最低位电容至任一位电容所对应的容值总和必须大于等于与所述任一位电容相邻的高一位电容所对应的电容容值,并设定每个电容的容值与单位电容的容值之比为正整数。另外,本发明还将该电容阵列应用到模数转换器中或制成相应的芯片,这使得在后期芯片电路版图设计时可采用更加灵活的布局方式,降低了设计难度。

    基于反相器结构的放大器

    公开(公告)号:CN106921349A

    公开(公告)日:2017-07-04

    申请号:CN201710119495.3

    申请日:2017-03-02

    IPC分类号: H03F1/02 H03F1/30 H03F3/45

    摘要: 本发明提供一种基于反相器结构的放大器,与传统放大器相比可以对输出端的电压变化进行补偿,在输出端的电压在工艺角发生变化的情况下,依然能够保持相对稳定,使放大器始终能提供相对稳定增益,同时本发明使输出端的直流工作点电压可以唯一确定,不需要额外的共模反馈电路;本发明具有结构简单,电路容易实现的优点,可以减少电压裕度的消耗,很适合低电源电压的应用,同时本发明既可以用于离散时间域的电路,也可以用于连续时间域的电路,大大提高了适用性。

    逐次逼近型模数转换器及其比较器输入管的电容补偿电路

    公开(公告)号:CN104702289A

    公开(公告)日:2015-06-10

    申请号:CN201510108658.9

    申请日:2015-03-12

    IPC分类号: H03M1/38

    摘要: 本发明提供一种逐次逼近型模数转换器及其比较器输入管的电容补偿电路,其中,所述电容补偿电路,主要由第一PMOS管、第二PMOS管PM及NMOS管和控制开关构成,通过设计第一PMOS管、第二PMOS管PM及NMOS管NM和于比较器输入端的NMOS管的尺寸,使得在比较器输入电压小于阈值电压VTHN和比较器输入电压大于阈值电压VTHN两种情况下,补偿后总的寄生的电容相等且恒定,通过实现输入电压在0到电源电压VDD整个范围内,寄生电容相等,并保持一个相对恒定的值这一目的,从而消除传统结构下由于寄生电容不相等且不恒定所带来的非线性误差,从而达到提高逐次逼近型模数转换器性能的目的。

    异步逐次逼近型模数转换器

    公开(公告)号:CN104617957A

    公开(公告)日:2015-05-13

    申请号:CN201510049807.9

    申请日:2015-01-30

    IPC分类号: H03M1/38

    摘要: 本发明提供一种异步逐次逼近型模数转换器,包括:模数转换器,适于根据采样信号获取两个输入信号;比较器,适于比较两个输入信号电压值,生成比较结果,将其转化成第一控制信号;顺序脉冲发生器,适于根据采样信号和第一控制信号产生第一输出信号,适于控制第一输出信号的电平从高到低依次由低电平变高电平;异步逐次逼近型寄存器,适于根据比较结果与第一输出信号共同触发,产生第二输出信号,根据第一输出信号中上升沿锁存被触发的第二输出信号,根据其调节模数转换器的两个输入信号电压大小;逻辑开关控制器,包括延迟模块,其适于产生下降沿延迟的第二控制信号,还用于产生使能信号,根据其控制比较器工作状态。本发明提高了模数转换速度。