一种可配置的抗辐射芯片前端网表自动生成方法

    公开(公告)号:CN105956302B

    公开(公告)日:2019-07-12

    申请号:CN201610306021.5

    申请日:2016-05-10

    Abstract: 一种可配置的抗辐射芯片前端网表自动生成方法,采用可配置的抗辐射数字标准单元库进行设计,并采用可配置的TIP的测试激励来进行验证,步骤为:基于IP构建起芯片的RTL代码;采用抗辐射指标可配置的单元库进行综合;基于IP构建可配置的测试集合;根据IP在芯片设计时的参数定义配置相应的测试集合;基于配置后的测试集合和设计的RTL代码构建起仿真验证环境;启动仿真验证并将相应的测试集合注入以验证设计的正确性;验证其正确性后生成最终的前端网表。本发明方法实现简单并且大幅减少了基于IP的抗辐射芯片设计与验证的开销,提升了基于IP的抗辐射加固的芯片设计与验证的效率,实现了前端网表的高效自动生成。

    一种基于FPGA的星敏感器多模式图像预处理方法

    公开(公告)号:CN104202513B

    公开(公告)日:2017-05-31

    申请号:CN201410306767.7

    申请日:2014-06-30

    Abstract: 一种基于FPGA的通用多模式图像预处理方法,步骤如下:处理器设置预处理电路的存图模式,共有原图模式、自适应灰度加权滤波模式和窗口模式三种;原图模式:依据行场信号,将数据顺次存入片外存储器;滤波模式:图像数据进行自适应梯度加权滤波后,仅将像素大于0的有效像元的原始灰度值、滤波灰度值及行、列位置信息进行存储;开窗模式:进行窗口截取处理,每帧图像数据的第一字节为窗口编号,第二字节为行编号,后续字节为像元数据;依据窗口编号和行编号计算该行首个像元存储位置,然后以该地址为首地址存储后续像元数据。本发明提高了图像预处理电路的存储效率,提升了系统处理运算性能。

    一种基于旋转变压器的永磁同步电机测速方法

    公开(公告)号:CN105007016B

    公开(公告)日:2018-02-09

    申请号:CN201510441119.7

    申请日:2015-07-24

    Abstract: 本发明提供一种基于旋转变压器的永磁同步电机测速方法,包括,S1,采用旋转变压器对电机的角度进行采集;S2,FPGA对旋转变压器解码器的总线数据进行读取,通过总线数据位信号的变化生成测速脉冲,测量两个测速脉冲之间的时间间隔,将时间间隔发送给处理器;S3,处理器使用时间间隔的数据计算得出测速的结果。本发明的方法采用FPGA实现测速间隔脉冲的生成并实现间隔脉冲之间的定时器计数,通过处理器接收FPGA的定时器计数并进行计算实现低速驱动下速度的测量。本发明的方法实施简单,速度测量精度高,易实现采用旋转变压器测速方式下永磁同步电机低速驱动的高性能控制,提高了永磁同步电机低速驱动下的动和稳态控制性能。

    一种基于旋转变压器的永磁同步电机测速方法

    公开(公告)号:CN105007016A

    公开(公告)日:2015-10-28

    申请号:CN201510441119.7

    申请日:2015-07-24

    Abstract: 本发明提供一种基于旋转变压器的永磁同步电机测速方法,包括,S1,采用旋转变压器对电机的角度进行采集;S2,FPGA对旋转变压器解码器的总线数据进行读取,通过总线数据位信号的变化生成测速脉冲,测量两个测速脉冲之间的时间间隔,将时间间隔发送给处理器;S3,处理器使用时间间隔的数据计算得出测速的结果。本发明的方法采用FPGA实现测速间隔脉冲的生成并实现间隔脉冲之间的定时器计数,通过处理器接收FPGA的定时器计数并进行计算实现低速驱动下速度的测量。本发明的方法实施简单,速度测量精度高,易实现采用旋转变压器测速方式下永磁同步电机低速驱动的高性能控制,提高了永磁同步电机低速驱动下的动和稳态控制性能。

Patent Agency Ranking