-
公开(公告)号:CN103178852B
公开(公告)日:2016-05-11
申请号:CN201310090302.8
申请日:2013-03-20
申请人: 中国电子科技集团公司第二十四研究所
IPC分类号: H03M1/12
CPC分类号: H03M1/1255 , H03M1/167
摘要: 本发明涉及一种高速采样前端电路,它包括MDAC采样网络、基准电压产生电路、比较器阵列、运算放大器、输出短接开关、占空比可调的时钟稳定电路、状态控制模块和反馈控制模块。该高速采样前端电路功耗低、采样率高和采样网络输入带宽高,MDAC采样网络和比较器阵列时间常数的精确匹配,大幅提高了采样网络的输入带宽。利用采样电容作为反馈电容和DAC运算电容,将运算放大器的反馈系数提高两倍以上,运放带宽要求降低50%,节省运算放大器功耗50%以上。采用占空比可调的时钟稳定电路,压缩采样时间,增加放大相时间,实现了采样频率的大幅度提升。仅需一个输入基准电压,降低了基准电压产生电路的设计复杂度。本发明可以广泛应用于流水线A/D转换器。
-
公开(公告)号:CN104363018A
公开(公告)日:2015-02-18
申请号:CN201410559185.X
申请日:2014-10-17
申请人: 中国电子科技集团公司第二十四研究所
IPC分类号: H03M1/02
摘要: 本发明涉及一种用于开关电容电路的高速高精度驱动器,属于模拟或数模混合集成电路驱动器技术领域。该驱动器包括一个高增益运算放大器单元,一个高精度快速建立控制模块;所述高增益运算放大器单元具体包括:一个提供高增益的差分运算放大器AMP,提供输出电流的PMOS管P0,提供尾电流的尾电流源N0;所述高精度快速建立控制模块具体包括:一个Flash结构的ADC,两个阻抗变换单元Z1和Z2和一个电容C1。本发明相对于传统结构具有更高的线性度性能,能够有效的满足高速高精度驱动器的要求,特别适用于模拟或者数模混合集成电路中开关电容电路驱动器的设计。
-
公开(公告)号:CN110176930B
公开(公告)日:2021-08-31
申请号:CN201910454948.7
申请日:2019-05-29
申请人: 中国电子科技集团公司第二十四研究所
摘要: 本发明提供一种测量传输曲线跳变高度的多位分辨率子流水线结构,包括:一分辨率为n位的子模数转换器,用于对输入的模拟电压信号进行量化输出数字电压信号;一分辨率为n位的子数模转换器,用于将子模数转换器输出的数字电压信号转换成相应的模拟电压信号;一分辨率为n位的译码器,其用于对n位二进制输入信号进行译码,及一开关电容放大单元,用于当其处于正常模式时,对输入的模拟电压信号进行采样和残差放大;当其处于测试模式时,测量传输曲线在每个判决电平处所对应的跳变高度。本发明可在2n个时钟周期完成传输曲线高度的测量,测量速度快;将测量结果送入A/D转换器后端数字域进行校正,可提升A/D转换器线性度10‑15dB。
-
公开(公告)号:CN110247663A
公开(公告)日:2019-09-17
申请号:CN201810195754.5
申请日:2018-03-09
申请人: 中国电子科技集团公司第二十四研究所
摘要: 本发明公开了一种高速动态比较器,包括输入NMOS管M1/M2,由NMOS管M4/M5和PMOS管M7/M8构成的锁存器结构,由NMOS管M6和PMOS管M9构成的复位控制开关,由NMOS管M3/M10/M11构成的下拉管;同时还包括反相器I0/I1/I2,延迟单元d1/d2,与门AND1/AND2,以及同或门XNOR;本发明通过控制M10和M11的先后关闭顺序来使tip和tin同时导通形成高速模式和低速模式,进而导通电流增大,进而先进入锁存状态,从而可以对噪声进行有效的抑制,此外,还可以将该高速动态比较器现有的逐次逼近型模数转换器和电子设备中,实现广泛的应用价值。
-
公开(公告)号:CN110247662A
公开(公告)日:2019-09-17
申请号:CN201810194993.9
申请日:2018-03-09
申请人: 中国电子科技集团公司第二十四研究所
摘要: 本发明公开了一种高速低功耗比较器,包括输入NMOS管M1/M2,由NMOS管M4/M5和PMOS管M7/M8构成的锁存器结构,由NMOS管M6和PMOS管M9构成的复位控制开关,由NMOS管M3/M10/M11构成的下拉管;同时还包括反相器I0/I1/I2,延迟单元d1/d2,与门AND1/AND2,以及同或门XNOR;本发明通过在下拉管添加同或门进行控制,来防止tip和tin所在通路与下拉管导通产生静态功耗,以及增加两个复位开关,使输出Dp和Dn不至于被拉低至0或者拉高至Vdd,进而是比较器快速进入锁存,以此来到达电压变化小,电容反复少,功耗低的效果,此外,还可以将该噪声抑制比较器现有的逐次逼近型模数转换器和电子设备中,实现广泛的应用价值。
-
公开(公告)号:CN110176930A
公开(公告)日:2019-08-27
申请号:CN201910454948.7
申请日:2019-05-29
申请人: 中国电子科技集团公司第二十四研究所
摘要: 本发明提供一种测量传输曲线跳变高度的多位分辨率子流水线结构,包括:一分辨率为n位的子模数转换器,用于对输入的模拟电压信号进行量化输出数字电压信号;一分辨率为n位的子数模转换器,用于将子模数转换器输出的数字电压信号转换成相应的模拟电压信号;一分辨率为n位的译码器,其用于对n位二进制输入信号进行译码,及一开关电容放大单元,用于当其处于正常模式时,对输入的模拟电压信号进行采样和残差放大;当其处于测试模式时,测量传输曲线在每个判决电平处所对应的跳变高度。本发明可在2n个时钟周期完成传输曲线高度的测量,测量速度快;将测量结果送入A/D转换器后端数字域进行校正,可提升A/D转换器线性度10-15dB。
-
公开(公告)号:CN105720927B
公开(公告)日:2018-03-27
申请号:CN201610040162.7
申请日:2016-01-21
申请人: 中国电子科技集团公司第二十四研究所
IPC分类号: H03F1/14
CPC分类号: H03F1/14 , H03F3/45183 , H03F3/4521 , H03F2203/45288 , H03F2203/45352 , H03F2203/45526
摘要: 本发明提供一种频率补偿的跨导放大器,包括NMOS管M1和M2构成的跨导放大器输入级,PMOS管M3和M4构成的跨导放大器第一级有源负载,恒流源Iss构成的跨导放大器第一级尾电流源,PMOS管M5构成的跨导放大器第二级输入管,NMOS管M6构成的跨导放大器第二级恒流源,电容CL构成的跨导放大器负载电容,增益级GAIN、补偿电阻Rc和补偿电容Cc顺序串联构成的跨导放大器频率补偿网络。本发明中的频率补偿网络,能够产生一个很低频的左半平面零点,该左半平面零点能够和跨导放大器的第一非主极点形成零极点抵消,不会降低主极点频率,并能改善跨导放大器的幅频特性曲线,使得在高频处向上抬起,大大增加了单位增益带宽,保证了理想的相位裕度,明显提高跨导放大器的品质因素。
-
公开(公告)号:CN105720935B
公开(公告)日:2018-01-09
申请号:CN201610039247.3
申请日:2016-01-21
申请人: 中国电子科技集团公司第二十四研究所
摘要: 本发明提供一种衬底输入结构的跨导放大器,包括PMOS管M1、M2、M3和M4构成的衬底输入正反馈输入级结构,NMOS管M5、M6、M7、M8和PMOS管M9、M10构成的自偏置有源负载结构,恒流源,跨导放大器补偿电容CC和负载电容CL。本发明分别将输入级中PMOS管M3和M4的衬底和其栅极相连,从而直接将输入信号加在PMOS管M3和M4栅极之上,连接方式非常简单,非理想的寄生效应被降到最小,既能实现提高输入级跨导的思路,又不需要引入RC网络,大大减小了电路设计成本,使得电路非常容易实现,而且没有静态功耗;同时补偿电容的连接方式,将跨导放大器的第一个非主极点推向更高的频率,使得跨导放大器单位增益带宽增加的同时,保持了合适的相位裕度,增强了跨导放大器的稳定性。
-
公开(公告)号:CN104617957B
公开(公告)日:2017-08-15
申请号:CN201510049807.9
申请日:2015-01-30
申请人: 中国电子科技集团公司第二十四研究所
IPC分类号: H03M1/38
摘要: 本发明提供一种异步逐次逼近型模数转换器,包括:模数转换器,适于根据采样信号获取两个输入信号;比较器,适于比较两个输入信号电压值,生成比较结果,将其转化成第一控制信号;顺序脉冲发生器,适于根据采样信号和第一控制信号产生第一输出信号,适于控制第一输出信号的电平从高到低依次由低电平变高电平;异步逐次逼近型寄存器,适于根据比较结果与第一输出信号共同触发,产生第二输出信号,根据第一输出信号中上升沿锁存被触发的第二输出信号,根据其调节模数转换器的两个输入信号电压大小;逻辑开关控制器,包括延迟模块,其适于产生下降沿延迟的第二控制信号,还用于产生使能信号,根据其控制比较器工作状态。本发明提高了模数转换速度。
-
公开(公告)号:CN106941345A
公开(公告)日:2017-07-11
申请号:CN201710160382.8
申请日:2017-03-17
申请人: 中国电子科技集团公司第二十四研究所
IPC分类号: H03K3/3562 , H03M1/46
摘要: 本发明提供一种D触发器和异步逐次逼近型模数转换器,该D触发器,包括复位端f、时钟端CK、信号输入端D和信号输出端Q,其中D触发器在复位端f有效、时钟端CK无效时进行复位,在退出复位状态后,时钟端CK出现第一次有效时,对信号输入端D输入的信号进行锁存,以使信号输出端Q输出的信号始终保持与锁存的信号相同,直至D触发器再次进行复位。本发明中异步逐次逼近型模数转换器通过采用本发明所述的D触发器,可以降低逻辑开关控制器的设计难度,节约芯片的面积,提高逐次逼近型模数转换器的转换速率,避免出现电容建立不稳定的问题。
-
-
-
-
-
-
-
-
-