像素结构、阵列基板和显示装置

    公开(公告)号:CN107425013A

    公开(公告)日:2017-12-01

    申请号:CN201710330628.1

    申请日:2017-05-11

    CPC classification number: H01L27/1214

    Abstract: 本发明公开了一种像素结构、阵列基板和显示装置,属于显示器领域。所述像素结构包括第一组薄膜晶体管、第二组薄膜晶体管和像素电极,第一组薄膜晶体管和第二组薄膜晶体管均包括至少两个薄膜晶体管,第一组薄膜晶体管中的所有薄膜晶体管的源极与同一根数据线连接,第一组薄膜晶体管中的所有薄膜晶体管的漏极与第二组薄膜晶体管中的所有薄膜晶体管的源极连接,第二组薄膜晶体管中的所有薄膜晶体管的漏极与像素电极连接,第一组薄膜晶体管的所有薄膜晶体管的栅极和第二组薄膜晶体管的所有薄膜晶体管的栅极与同一根栅线连接。通过将原来串连的两个TFT改为串连的两组TFT,避免了现有技术中半导体层中形成沟道的区域断裂导致整个像素无法正常工作的问题。

    显示基板及其制作方法、检测方法

    公开(公告)号:CN108598095A

    公开(公告)日:2018-09-28

    申请号:CN201810527434.5

    申请日:2018-05-23

    Inventor: 贾东旺 孟佳

    Abstract: 本发明涉及显示技术领域,公开了一种显示基板及其制作方法、检测方法。所述显示基板包括多条信号线、覆盖信号线的钝化层,以及至少一个导电图案,至少一个导电图案设置在钝化层的背离信号线的表面上,每一导电图案包括至少一条导电线段,每一条信号线与一条导电线段的位置对应,且每一条信号线在显示基板所在平面上的正投影位于对应的导电线段在显示基板所在平面上的正投影中。上述技术方案通过检测导电图案是否损坏,可以判定信号线是否损坏,具有较快的检测效率。还可以进一步在导电图案损坏时,根据该导电图案的导电线段的断裂位置确定信号线存在断裂或断裂的风险的位置,检测精度高。

    一种阵列基板及其制备方法、显示装置

    公开(公告)号:CN107706196B

    公开(公告)日:2021-05-25

    申请号:CN201710897693.2

    申请日:2017-09-28

    Abstract: 本发明提供一种阵列基板及其制备方法、显示装置,涉及显示技术领域,可改善因信号线被腐蚀而导致的显示不良的问题。所述阵列基板包括衬底,还包括依次设置在所述衬底上的信号线、导电保护图案、至少一层绝缘层和透明导电图案,所述导电保护图案设置在所述信号线的表面,所述至少一层绝缘层上设置有过孔,所述透明导电图案通过所述过孔与所述信号线接触;所述过孔在所述衬底上的正投影落入所述导电保护图案在所述衬底上的正投影内,所述导电保护图案在所述衬底上的正投影落入所述信号线在所述衬底上的正投影内。

    一种阵列基板及其制备方法、显示装置

    公开(公告)号:CN107706196A

    公开(公告)日:2018-02-16

    申请号:CN201710897693.2

    申请日:2017-09-28

    CPC classification number: H01L27/1214 H01L27/124

    Abstract: 本发明提供一种阵列基板及其制备方法、显示装置,涉及显示技术领域,可改善因信号线被腐蚀而导致的显示不良的问题。所述阵列基板包括衬底,还包括依次设置在所述衬底上的信号线、导电保护图案、至少一层绝缘层和透明导电图案,所述导电保护图案设置在所述信号线的表面,所述至少一层绝缘层上设置有过孔,所述透明导电图案通过所述过孔与所述信号线接触;所述过孔在所述衬底上的正投影落入所述导电保护图案在所述衬底上的正投影内,所述导电保护图案在所述衬底上的正投影落入所述信号线在所述衬底上的正投影内。

Patent Agency Ranking