一种基于可信度的执行体完全非一致输出裁决方法及装置

    公开(公告)号:CN110011965B

    公开(公告)日:2021-09-24

    申请号:CN201910148526.7

    申请日:2019-02-28

    Abstract: 本发明涉及网络安全技术领域,公开一种基于可信度的执行体完全非一致输出裁决方法,包括:初始化拟态防御设备的执行体池中异构功能等价执行体集合{i|i∈(1,n)}的历史事件记录队列Di={dij|i∈(1,n),j∈(1,l)};根据执行体完成服务响应情况及执行体输出结果对历史事件记录dij进行赋值;根据dij计算各执行体的相对可信度Xi和绝对可信度Yi;通过各执行体的Xi、Yi得出各执行体的最终可信度Zi;将完全非一致输出情况下最终可信度最高的执行体作为最终输出。本发明还公开一种基于可信度的执行体完全非一致输出裁决装置。本发明增强了最终输出结果的可靠性与鲁棒性,可有效解决执行体完全非一致输出情况下无法通过大数或一致性裁决产生最终输出的问题。

    一种支持SRIO与以太网的协议转换功能验证装置及方法

    公开(公告)号:CN110149242B

    公开(公告)日:2021-04-02

    申请号:CN201910339183.2

    申请日:2019-04-25

    Abstract: 本发明提供一种支持SRIO与以太网的协议转换功能验证装置及方法。该装置包括:SRIO流量模型设备,用于校验第一以太网协议数据包和第一SRIO协议数据包的一致性;以及以太网流量模型设备,用于校验第二SRIO协议数据包和第二以太网协议数据包的一致性。该方法包括:随机生成若干数据作为payload;按照发送端流量模型侧协议的包格式将payload封装包头信息Header组成第一数据包;将第一数据包发送至目标协议转换芯片,目标协议转换芯片对第一数据包进行协议转换得到第二数据包;将payload备份给接收端流量模型,接收端流量模型根据payload和第二数据包校验目标芯片的协议转换结果。本发明可自动对比payload的双端互联互通,以验证目的协议转换的正确性。

    面向多模执行体加密应用的密源归一机制

    公开(公告)号:CN112152799A

    公开(公告)日:2020-12-29

    申请号:CN202010899528.2

    申请日:2020-08-31

    Abstract: 本发明提供一种面向多模执行体加密应用的密源归一机制。该密源归一机制包括:调度器接收各个执行体发送的申请密源的请求,所述密源是指影响加密的参数信息;调度器根据请求的密源类型,按照各密源类型对应的密源同步流程向不同的执行体返回相同的密源,以使得各个执行体的加密密文一致。本发明通过分析导致多模执行体加密应用表现不一的原因,设计了密源归一机制,使得多模执行体统一向调度器申请随机值、加密密钥以及字节数等密源信息,将密源归一,使得不同执行体产生的密文表现一致,解决了多模执行体中加密应用表现不一的问题,从而利于调度器进行仲裁判决。

    一种SRIO交换芯片的复位结构及其复位状态监控方法

    公开(公告)号:CN111880634A

    公开(公告)日:2020-11-03

    申请号:CN202010602603.4

    申请日:2020-06-29

    Abstract: 本发明提供一种SRIO交换芯片的复位结构及其复位状态监控方法。该复位结构包括:全局复位模块,所述全局复位模块的输入端连接复位源,其输出端连接交换芯片的复位对象;所述复位源包括外部引脚输入源、端口逻辑的复位请求处理源和全局寄存器配置源;所述复位对象包括:包含核心PLL和分频器的时钟模块,包含SerDes PLL、SerDes数据逻辑和SerDes寄存器的SerDes模块,包含端口逻辑和端口寄存器的端口模块,包含交换逻辑和交换寄存器的核心交换模块,I2C模块,JTAG模块和全局寄存器模块。本发明可以处理多种类型的复位源,每种复位源可以对交换芯片的不同范围进行复位,并且当多个复位源同时有效时,还可以按照复位优先级依次进行复位操作,以保证复位的可靠性。

    多协议控制器和多协议交换芯片

    公开(公告)号:CN110535788A

    公开(公告)日:2019-12-03

    申请号:CN201910628079.5

    申请日:2019-07-12

    Abstract: 本发明提供了一种多协议控制器和多协议交换芯片,涉及数据传输技术领域,该多协议控制器包括嵌入式现场可编程门阵列模块;该嵌入式现场可编程门阵列模块用于加载待支持协议的部分或全部控制逻辑。本发明实施例提供的多协议控制器和多协议交换芯片,应用嵌入式现场可编程门阵列(EFPGA)实现可编程的硬件控制电路,使得整体控制器可以通过外部加载的方式支持多种不同协议,提高了应用的灵活性;通过专用集成电路(ASIC)实现多协议之间的可复用逻辑,有效节省了电路占用面积,降低了功耗。

    一种面向多协议交换系统的事件管理子系统及方法

    公开(公告)号:CN110300019A

    公开(公告)日:2019-10-01

    申请号:CN201910473724.0

    申请日:2019-06-01

    Abstract: 本发明提供了一种面向多协议交换系统的事件管理子系统,包括:事件触发模块,为多协议交换系统的各个功能模块,根据异常检测主动触发事件,并向信息提取模块发送事件触发指示信息;信息提取模块,对上报的事件触发指示信息进行轮询仲裁,同时提取事件信息,以及进行上报决策;封包处理模块,对信息提取模块上报的事件信息进行事件编码、封包参数信息提取以及封包形成事件管理数据包;事件处理模块,完成事件管理数据包的接收、解析、多协议交换系统各个功能模块事件的清除,以及针对事件做出响应。本发明在多协议交换系统中引入硬件实现的事件管理设计,并通过业务端口将事件信息进行上报,此外通过多协议封包来增加事件管理的灵活性。

    基于恢复时钟与本地时钟的数据监测电路、系统和方法

    公开(公告)号:CN110289850A

    公开(公告)日:2019-09-27

    申请号:CN201910397206.5

    申请日:2019-05-14

    Abstract: 本发明提供了基于恢复时钟与本地时钟的数据监测电路、系统和方法,包括:恢复时钟分频器用于输入恢复时钟信号,将恢复时钟信号进行计数分频,得到周期信号;本地时钟采样器对周期信号的高电平进行采样计数,得到计数结果;频率监测电路将计数结果与分频系数进行比较,如果计数结果与分频系数不匹配,则确定电路存在频差;频差状态检测电路在电路存在频差的情况下,统计错误状态的次数,将错误状态的次数与第一频偏阈值进行比较,如果错误状态的次数大于第一频偏阈值,则输出指示信号;CDR状态输出电路根据指示信号触发CDR电路复位,并输出复位触发信号,可以在CDR失锁后,实现鉴相器的快速恢复,使鉴相器重新根据新的数据进行追踪。

    排除多异构执行体共模错误的表决方法、装置及系统

    公开(公告)号:CN110188317A

    公开(公告)日:2019-08-30

    申请号:CN201910338240.5

    申请日:2019-04-25

    Abstract: 本发明涉及网络空间安全防护技术领域,特别涉及一种排除多异构执行体共模错误的表决方法,该方法包括使用针对共模错误的模糊规则的表决算法;若正确的表决输入数量小于总表决输入数量的1/2,将出现表决失败的情况,利用异构度信息进行二次表决。本发明还涉及一种排除多异构执行体共模错误的表决装置及系统。本发明设计了针对共模错误的模糊规则,使得在多冗余的情况下,即便出现少量的相同错误,也能尽量降低错误对于最终结果的影响,同时针对使用该规则后,权值分配为全0的情况增多的问题,提出了利用异构度信息辅助进行二次表决,提高表决最终的效果。

Patent Agency Ranking