一种阵列基板及其驱动方法、显示装置

    公开(公告)号:CN106502015A

    公开(公告)日:2017-03-15

    申请号:CN201611048868.4

    申请日:2016-11-22

    IPC分类号: G02F1/1362 G09G3/36

    摘要: 本发明实施例提供一种阵列基板及其驱动方法、显示装置,涉及显示技术领域,用于避免TFT将长时间处于单向偏压状态。该阵列基板包括多个呈矩阵形式排列的像素组,每一个像素组包括第一像素单元和第二像素单元。第一像素单元包括与该第一像素单元的像素电极相连接的第一开关模块。在第一开关模块的关闭阶段,第一栅线和公共栅线输出的信号相异,第一栅线和公共栅线在第一子阶段和第二子阶段的输出信号相反。第二像素单元包括与该第二像素单元的像素电极相连接的第二开关模块。在第二开关模块的关闭阶段,第二栅线和公共栅线输出的信号相异,第二栅线和公共栅线在第三子阶段和第四子阶段的输出信号相反。

    一种触摸电路及驱动方法、触摸显示装置

    公开(公告)号:CN103823589B

    公开(公告)日:2017-03-15

    申请号:CN201410035228.4

    申请日:2014-01-24

    IPC分类号: G06F3/041

    CPC分类号: G06F3/0416 G06F3/041

    摘要: 本发明公开一种触摸电路及驱动方法、触摸显示装置,以实现一种边框更窄的触摸显示装置。触摸电路包括:多个相互级联的触摸控制子电路、多个触控电极,以及触控信号输入模块;所述触控信号输入模块用于向所述触摸控制子电路输出触摸驱动触发信号和触控时钟信号;所述触摸控制子电路用于在所述触控时钟信号和触摸驱动触发信号的触发下,驱动所述触控电极。

    一种薄膜晶体管、阵列基板及显示装置

    公开(公告)号:CN106057909A

    公开(公告)日:2016-10-26

    申请号:CN201610589315.3

    申请日:2016-07-22

    摘要: 本发明涉及一种薄膜晶体管、阵列基板及显示装置,用以解决目前液晶显示器中TFT的有源区多采用非晶硅材料,当有光线照射到有源区时,TFT的开态电流与关态电流之比较小,严重影响液晶显示器显示品质的问题。该薄膜晶体管包括:衬底基板,栅极,有源层,以及设置在栅极和有源层之间的栅极绝缘层;其中栅极绝缘层在与有源层对应的区域设置有包括至少一个膜层的反射膜层;有源层在栅极绝缘层上的正投影位于反射膜层在栅极绝缘层上的正投影内。本发明的薄膜晶体管中,将与有源层对应的栅极绝缘层设置为反射膜层,该反射膜层能够反射一部分对应区域的光线,从而减少进入有源区的光照量,提高非晶硅TFT器件的性能,进而提高了液晶显示器的显示品质。

    移位寄存器单元、栅极驱动装置、显示装置和驱动方法

    公开(公告)号:CN105702222A

    公开(公告)日:2016-06-22

    申请号:CN201610243000.3

    申请日:2016-04-18

    发明人: 韩承佑 商广良

    IPC分类号: G09G3/36 G11C19/28

    摘要: 一种移位寄存器单元、栅极驱动装置、显示装置和驱动方法。移位寄存器单元包括:输入模块,基于输入信号控制上拉控制节点的电位;下拉控制模块,在第一信号为第一电平期间,基于输入信号、上拉控制节点的电位,控制下拉控制节点的电位;下拉模块,基于所述下拉控制节点的电位,对所述上拉控制节点的电位进行下拉;上拉模块,基于所述上拉控制节点的电位和所述时钟信号,控制从信号输出端输出的输出信号;以及复位模块,在第二信号为第二电平期间,基于下拉控制节点的电位对所述输出信号进行复位。根据本发明的移位寄存器单元、栅极驱动装置、显示装置和驱动方法,能够提高移位寄存器单元的稳定性,提高移位寄存器单元的使用寿命。

    移位寄存器单元及其驱动方法、栅极驱动电路和显示装置

    公开(公告)号:CN105304011A

    公开(公告)日:2016-02-03

    申请号:CN201510903753.8

    申请日:2015-12-09

    发明人: 崔贤植 韩承佑

    IPC分类号: G09G3/20 G11C19/28

    摘要: 本发明提供了一种移位寄存器单元及其驱动方法、栅极驱动电路和显示装置。所述移位寄存器单元包括:存储电容;栅极驱动信号输出模块;进位信号输出模块;上拉节点控制模块;下拉节点控制模块当第p时钟信号的电位为高电平时控制下拉节点的电位为高电平;N为正整数;当N不能被4整除时,n为N除以4的余数;当N能被4整除时,n等于4;当n+3不能被4整除时,p为n+3除以4的余数;当n+3能被4整除时,p等于4;在所述第n时钟信号的上升沿对应的时间,所述第p时钟信号的电位为高电平。本发明解决现有技术中采用依次输出高电平的多个时钟信号并用于驱动的时钟信号导致的错误的多输出的问题。