-
公开(公告)号:CN101901133B
公开(公告)日:2013-05-22
申请号:CN201010193993.0
申请日:2010-05-28
申请人: 富士通株式会社
发明人: 铃木崇志
IPC分类号: G06F9/38
CPC分类号: G06F9/3844 , G06F1/3203 , G06F1/3237 , G06F1/3246 , Y02D10/128
摘要: 本发明公开了一种信息处理设备和分支预测方法,其中信息处理器包括:存储第一信息的第一记录单元,其中,所述第一信息表示最近分支指令的指令地址与分支目的地址之间的对应,最近分支指令是已完成了其计算并且已针对其跳转了分支的指令;存储第二信息的第二记录单元,其中,所述第二信息表示包括最近分支指令的过去分支指令中的每个的指令地址与分支目的地址之间的对应,过去分支指令是已完成了其计算并且已针对其跳转了分支的指令;以及控制单元,其基于第一信息或第二信息而进行分支预测,并且当指令序列进入循环时,停止向第二记录单元提供时钟,并基于第一信息而进行分支预测。
-
公开(公告)号:CN102799211A
公开(公告)日:2012-11-28
申请号:CN201110317859.1
申请日:2011-10-18
申请人: 台湾积体电路制造股份有限公司
IPC分类号: G06F1/04
CPC分类号: G06F1/3287 , G06F1/3237 , Y02D10/128 , Y02D10/171
摘要: 内部时钟门控装置包括:静态逻辑模块和多米诺逻辑模块。将静态逻辑模块配置为接收时钟信号和时钟使能信号。将多米诺逻辑模块配置为从静态逻辑模块的输出接收时钟信号和控制信号。状态逻辑模块和多米诺逻辑模块进一步被配置为,使得当时钟使能信号具有逻辑高状态时,多米诺逻辑模块的输出生成相位与时钟信号类似的信号。另一方面,当时钟使能信号具有逻辑低状态时,多米诺逻辑模块的输出生成逻辑低信号。此外,静态逻辑模块和多米诺逻辑模块可以分别减少内部时钟门控装置的设置时间和延迟时间。
-
公开(公告)号:CN101198923B
公开(公告)日:2012-06-20
申请号:CN200680021223.X
申请日:2006-06-16
申请人: 英特尔公司
IPC分类号: G06F1/32
CPC分类号: G06F1/3228 , G06F1/3237 , G06F1/3253 , G06F1/3275 , G06F1/3287 , Y02D10/128 , Y02D10/14 , Y02D10/151 , Y02D10/171
摘要: 提供了功率管理的系统和方法,以用于基于操作系统调度来控制处理器的空闲。将至少一个装置的空闲与处理器的空闲同步。在OS调度中的空闲窗口期间,空闲同步可以包括延迟总线事务、暂停存储器刷新、关断到时钟源的电源、以及关断到组合逻辑的电源。
-
公开(公告)号:CN102498451A
公开(公告)日:2012-06-13
申请号:CN201080026181.5
申请日:2010-06-18
申请人: 亚马逊技术股份有限公司
IPC分类号: G06F1/26
CPC分类号: G06F1/3203 , G06F1/3237 , G06F1/324 , G06F1/3278 , G06F1/3287 , G06F1/3296 , Y02D10/126 , Y02D10/128 , Y02D10/157 , Y02D10/171 , Y02D10/172 , Y02D50/20
摘要: 静态保留模式(QSRM)允许电子设备在空闲时的最小功率消耗和热散发,并同时不对用户产生不利的等待期或引起系统的不稳定性。一旦呼叫进入QSRM,处理可经冻结,时钟可经选通,开关稳压器可被置于低功率模式,SDRAM可被置于自刷新模式,缓存可经清洗,IRQ可经无效,以及系统等待中断以唤醒。在QSRM中,加电组件包括开关稳压器,经配置向处理器提供功率的所述开关稳压器保持在低功率模式,同时SDRAM处于自刷新模式。
-
公开(公告)号:CN102257572A
公开(公告)日:2011-11-23
申请号:CN200980151567.6
申请日:2009-07-09
申请人: 拉姆伯斯公司
IPC分类号: G11C11/407 , H03K19/0175
CPC分类号: G06F1/3237 , G06F1/12 , G06F1/3225 , G06F1/324 , G06F3/0604 , G06F3/0625 , G06F3/0629 , G06F3/0673 , G06F9/3836 , G06F12/0857 , G06F13/1689 , G06F13/36 , G06F2201/88 , G11C7/04 , G11C7/10 , G11C7/1051 , G11C7/1066 , G11C7/1072 , G11C7/1078 , G11C7/109 , G11C7/1093 , G11C7/22 , G11C7/222 , G11C7/225 , G11C11/4076 , G11C11/4096 , G11C2207/2254 , Y02D10/14
摘要: 在低功率信号传输系统中,集成电路设备包括开环时钟分发电路和发射电路,它们协同操作以支持未伴随源同步定时参考的信息承载符号的高速发射。开环时钟分布电路响应于外部供应的时钟信号生成发射时钟信号,并且发射电路响应于发射时钟信号的转变向外部信号线上输出符号序列。每个符号在符号时间内在发射电路的输出处有效,并且允许发射时钟信号与外部供应的时钟信号之间的相位偏移漂移至少该符号时间。
-
公开(公告)号:CN101937662A
公开(公告)日:2011-01-05
申请号:CN200911000078.9
申请日:2009-10-30
申请人: 三星电子株式会社
CPC分类号: G06F3/044 , G02F1/13338 , G06F1/3215 , G06F1/3237 , G06F1/3265 , G06F3/0412 , G06F3/0418 , G09G3/2007 , G09G3/2092 , G09G2310/08 , G09G2354/00 , H01L27/323
摘要: 一种系统和方法包括被配置为用于在包括触摸屏和显示面板的触摸显示器设备中使用的显示器驱动器。该显示器驱动器包括:显示驱动器,控制显示面板并产生控制/定时信号;以及触摸屏控制器,从由触摸屏提供的传感器输入产生感测数据。该传感器输入是包括触摸电容、可变噪声电容、和背景电容的传感器电容。传感器数据的产生包括在从传感器输入产生输出电压期间降低背景电容电平、和/或在输出电压变换为感测数据期间从输出电压中去除与可变噪声电容对应的可变噪声电压。
-
公开(公告)号:CN101901133A
公开(公告)日:2010-12-01
申请号:CN201010193993.0
申请日:2010-05-28
申请人: 富士通株式会社
发明人: 铃木崇志
IPC分类号: G06F9/38
CPC分类号: G06F9/3844 , G06F1/3203 , G06F1/3237 , G06F1/3246 , Y02D10/128
摘要: 本发明公开了一种信息处理设备和分支预测方法,其中信息处理器包括:存储第一信息的第一记录单元,其中,所述第一信息表示最近分支指令的指令地址与分支目的地址之间的对应,已完成了最近分支指令的计算并且已针对最近分支预测跳转了分支;存储第二信息的第二记录单元,其中,所述第二信息表示包括最近分支指令的过去分支指令中的每个的指令地址与分支目的地址之间的对应,已完成了过去分支指令的计算并且已针对过去分支指令跳转了分支;以及控制单元,其基于第一信息或第二信息而进行分支预测,并且当指令序列进入循环时,停止向第二记录单元提供时钟,并基于第一信息而进行分支预测。
-
公开(公告)号:CN101876847A
公开(公告)日:2010-11-03
申请号:CN201010127764.9
申请日:2010-03-08
申请人: 爱特梅尔公司
发明人: 弗罗德·米尔希·彼得森 , 弗雷德里克·拉森 , 厄于温·斯库特拉伯奇
CPC分类号: G06F1/3237 , Y02D10/128 , Y02D50/20
摘要: 本发明涉及微控制器中的功率降低。所揭示的实施方案通过响应于内部或外部触发事件而针对一个或一个以上外围设备模块重新启动微控制器中的时钟来实现所述微控制器中的功率降低,因此允许所述一个或一个以上外围设备模块对事件做出响应同时以低功率睡眠模式操作。在一些实施方案中,微控制器中的一个或一个以上外围设备模块将时钟请求信号提供到所述微控制器中的时钟产生器。响应于所述时钟请求信号,所述时钟产生器重新启动一个或一个以上振荡器源。所述时钟产生器仅针对所述一个或一个以上请求外围设备模块恢复时钟产生,从而使所述微控制器中的功率消耗保持为最小值且不干扰所述微控制器中的其它模块。
-
公开(公告)号:CN1684022B
公开(公告)日:2010-05-12
申请号:CN200510070455.1
申请日:2003-01-28
申请人: 松下电器产业株式会社
IPC分类号: G06F1/32
CPC分类号: G06F1/3237 , G06F1/3203 , G06F1/3287 , Y02D10/128 , Y02D10/159 , Y02D10/171
摘要: 本发明涉及数据处理系统。图像处理部将已编码的编码数据解码,将解码后的动画图像与图形·数据合成。在只显示图形·数据的情况下,迂回部不通过图像处理部将图形·数据输出到显示器。控制部执行包含图像处理部的区域的电源电压和时钟的供给控制以及迂回部的控制。在不需要图像处理部的处理的情况下,断开对包含图像处理部的区域的电源电压的供给和时钟的供给,使该区域停止,可减少不必要的电力消耗。
-
公开(公告)号:CN101526845A
公开(公告)日:2009-09-09
申请号:CN200910135752.8
申请日:2009-04-24
申请人: 威盛电子股份有限公司
IPC分类号: G06F1/32
CPC分类号: G06F1/3237 , G06F1/3215 , Y02D10/128 , Y02D50/20
摘要: 本发明提供一种电源管理方法及其相关芯片组,适用于一计算机系统,其中计算机系统具有一处理单元、一电源管理模块以及一锁相回路电路,电源管理模块耦接多个外围模块,并且计算机系统以及处理单元可分别操作于一工作状态与多个省电状态下。其方法包括:当计算机系统操作于工作状态且处理单元进入省电状态中的一最低功耗省电状态时,侦测外围模块的状态,以判断一特定条件是否符合;以及当外围模块的状态符合特定条件时,依据一控制状态设定,致使处理单元进入一控制状态以控制锁相回路的操作。本发明可更有效地减少整个计算机系统的电源损耗,达到电源控制的目的。
-
-
-
-
-
-
-
-
-