完全电容性耦合的输入斩波器

    公开(公告)号:CN103166646A

    公开(公告)日:2013-06-19

    申请号:CN201210539511.1

    申请日:2012-12-13

    IPC分类号: H03M3/00

    摘要: 本发明涉及一种完全电容性耦合的输入斩波器。一种从差分输入端Vinp和Vinn传送差分信号的方法,差分输入端的共模输入电压能够比电源电压更高,该方法包括提供具有作为差分输入端的Vinp和Vinn的输入斩波器;提供输出斩波器;将输入斩波器的差分输出端Voutp和Voutn电容性地耦合至输出斩波器的差分输入端;将时钟电容性地耦合至输入斩波器,并且将时钟耦合至输出斩波器,时钟具有第一相位以及与第一相位相反的第二相位,将第一相位耦合至第一和第二晶体管的栅极,并且将第二相位耦合至第三和第四晶体管的栅极;以及提供对第一至第四晶体管的栅极的保护以使其免受过大的电压。公开了各种实施例。

    集成电路装置的共质心静电放电保护

    公开(公告)号:CN102177583A

    公开(公告)日:2011-09-07

    申请号:CN200980140477.7

    申请日:2009-07-13

    发明人: 詹姆士·卡普

    IPC分类号: H01L27/02

    摘要: 一种保护实施于集成电路(IC)内的电路设计免受静电放电(ESD)的方法可包含将包括第一(245)和第二(250)装置阵列的装置阵列对(104和108)定位在所述IC上,以共享共用质心(130),其中所述第一和第二装置阵列是匹配的。包括第一(220)和第二(225)ESD二极管阵列的ESD二极管阵列对(110)可邻近于包围所述第一和第二装置阵列的第一周边(115)而定位在所述IC上,其中所述第一和第二ESD二极管阵列共享所述共用质心且是匹配的。所述第一ESD二极管阵列的每一ESD二极管(220)的阴极端子可耦合到所述第一装置阵列(245)的输入,且所述第二ESD二极管阵列的每一ESD二极管(225)的阴极端子可耦合到所述第二装置阵列(250)的输入。

    具有过压保护的差分电流输出驱动器

    公开(公告)号:CN101971488A

    公开(公告)日:2011-02-09

    申请号:CN200980108994.6

    申请日:2009-02-12

    摘要: 提供一种差分电流输出驱动器和用于差分电流输出驱动器电路的过压保护方法。该输出驱动器包括可由电源电压操作的差分电流输出驱动电路,还包括在差分电流结构中的第一和第二驱动器晶体管,和第一和第二输出焊盘,以及一过电压保护电路,配置成响应于在第一和第二输出焊盘中至少之一上的电压、且电源电压不存在而产生保护电压,且将保护电压施加至差分电流输出驱动器电路的至少一个晶体管。

    能使用高于工作电压之电源供应电压之放大器

    公开(公告)号:CN101083452A

    公开(公告)日:2007-12-05

    申请号:CN200710103789.3

    申请日:2007-05-30

    IPC分类号: H03F1/30

    摘要: 一种放大器可有利地使用一电源供应电压源,所述电源供应电压源提供的电压高于与所述放大器的晶体管相关的制程的所有崩溃电压。特别是,可使用共基共射串联配置来将放大器中“在风险处”晶体管的栅极-漏极电压与源极-漏极电压最小化;在省电模式期间,所述放大器的偏压分流器可将某些节点于电压源隔离,同时,所述放大器的充电电路可以将这些节点充电至一预定电压,由此将在省电模式期间对于在风险处晶体管的应力最小化。多风味省电信号产生器电路可有利地产生适当的偏压风味省电信号,以于省电模式期间驱动放大器的不同晶体管。