粗糙化处理铜箔、带载体铜箔、覆铜层叠板及印刷电路板

    公开(公告)号:CN111886367A

    公开(公告)日:2020-11-03

    申请号:CN201980020819.5

    申请日:2019-03-20

    摘要: 本发明提供一种粗糙化处理铜箔,其为适于细线电路形成的低粗糙度的粗糙化处理铜箔,并且在用于SAP法的情况下,能够赋予层叠体不仅对化学镀铜层的蚀刻性和干膜分辨率优异、而且从抗剪强度的观点来看电路密合性也优异的表面轮廓。该粗糙化处理铜箔在至少一侧具有粗糙化处理面,粗糙化处理面具备多个粗糙化颗粒而成,粗糙化处理铜箔的长度10μm的截面中的粗糙化颗粒的周长L(μm)的平方相对于粗糙化颗粒的面积S(μm2)之比L2/S的平均值为16以上且30以下,并且,粗糙化处理面的微观不平度十点高度Rz为0.7μm以上且1.7μm以下。

    印刷电路板的制造方法
    3.
    发明授权

    公开(公告)号:CN108464062B

    公开(公告)日:2020-10-27

    申请号:CN201780006592.X

    申请日:2017-02-15

    IPC分类号: H05K3/46 H05K1/09

    摘要: 提供:在不另行需要追加的蚀刻工序的情况下、通过Cu蚀刻能在面内均匀地进行铜层的蚀刻、且能抑制局部的电路凹痕的发生的、印刷电路板的制造方法。该制造方法包括如下工序:使用依次具备表面铜层和蚀刻牺牲层的金属箔、或依次具备表面铜层、蚀刻牺牲层和追加铜层的金属箔得到支撑体的工序;在表面铜层上形成至少包含铜制的第一布线层和绝缘层的积层布线层,得到带积层布线层的层叠体的工序;和,利用蚀刻液将表面铜层和蚀刻牺牲层、或表面铜层、蚀刻牺牲层和追加铜层去除,使第一布线层露出,由此得到包含积层布线层的印刷电路板的工序。蚀刻牺牲层的蚀刻速率高于Cu。

    粗糙化处理铜箔、覆铜层叠板和印刷电路板

    公开(公告)号:CN117480282A

    公开(公告)日:2024-01-30

    申请号:CN202280039574.2

    申请日:2022-06-01

    IPC分类号: C25D7/06

    摘要: 提供一种在用于覆铜层叠板和/或印刷电路板的情况下,能够兼顾优异的传输特性和高剥离强度的粗糙化处理铜箔。该粗糙化处理铜箔在至少一侧具有粗糙化处理面。粗糙化处理面的、基于突出峰部的实体体积Vmp、中心部的实体体积Vmc和峰顶点密度Spd并通过(Vmp+Vmc)/Spd的公式计算出的微小顶端颗粒体积为1.300μm3/个以下,且截面高度差Rdc为0.95μm以上。Vmp、Vmc和Spd是依据ISO25178测定的值,Rdc是依据JIS B0601‑2013以负载长度比20%和80%处的高度方向的截面高度c之差的形式得到的值。

    粗糙化处理铜箔、带载体铜箔、覆铜层叠板及印刷电路板

    公开(公告)号:CN111886367B

    公开(公告)日:2023-05-16

    申请号:CN201980020819.5

    申请日:2019-03-20

    摘要: 本发明提供一种粗糙化处理铜箔,其为适于细线电路形成的低粗糙度的粗糙化处理铜箔,并且在用于SAP法的情况下,能够赋予层叠体不仅对化学镀铜层的蚀刻性和干膜分辨率优异、而且从抗剪强度的观点来看电路密合性也优异的表面轮廓。该粗糙化处理铜箔在至少一侧具有粗糙化处理面,粗糙化处理面具备多个粗糙化颗粒而成,粗糙化处理铜箔的长度10μm的截面中的粗糙化颗粒的周长L(μm)的平方相对于粗糙化颗粒的面积S(μm2)之比L2/S的平均值为16以上且30以下,并且,粗糙化处理面的微观不平度十点高度Rz为0.7μm以上且1.7μm以下。

    粗糙化处理铜箔、覆铜层叠板及印刷电路板

    公开(公告)号:CN115413301A

    公开(公告)日:2022-11-29

    申请号:CN202180023459.1

    申请日:2021-03-16

    摘要: 提供用于覆铜层叠板和/或印刷电路板时可兼顾优异的传输特性和高剥离强度的粗糙化处理铜箔。该粗糙化处理铜箔在至少一侧具有粗糙化处理面。粗糙化处理面的依据ISO25178在基于S滤波器的截止波长为0.3μm以及基于L滤波器的截止波长为5μm的条件下测定的突出峰部高度Spk(μm)相对于依据ISO25178在基于S滤波器的截止波长为0.3μm以及基于L滤波器的截止波长为5μm的条件下测定的偏斜度Ssk之比、即微粒前端直径指数Spk/Ssk为0.20以上且1.00以下,并且,依据ISO25178在基于S滤波器的截止波长为0.3μm以及基于L滤波器的截止波长为64μm的条件下测定的十点区域高度S10z为2.50μm以上。

    印刷电路板用金属箔、带载体的金属箔和覆金属层叠板、及使用其的印刷电路板的制造方法

    公开(公告)号:CN113646469B

    公开(公告)日:2024-10-25

    申请号:CN202080023976.4

    申请日:2020-03-09

    摘要: 提供一种印刷电路板制造用金属箔,其即使在穿孔后进行化学溶液处理的情况下,也能够抑制晶种层缺损的发生。另外,提供一种印刷电路板制造用金属箔,其即使在进行了高温压制加工的情况下,也会有效地防止金属等从第一蚀刻牺牲层向晶种层的扩散,其结果能够发挥蚀刻牺牲层原本具有的牺牲效果。该印刷电路板制造用金属箔依次具备第1蚀刻牺牲层、第2蚀刻牺牲层和铜层,将所述第1蚀刻牺牲层的蚀刻速率相对于Cu的蚀刻速率之比设为r1、将所述第2蚀刻牺牲层的蚀刻速率相对于Cu的蚀刻速率之比设为r2时,满足r1>r2>1.0。