驱动器电路
    1.
    发明公开

    公开(公告)号:CN102025308A

    公开(公告)日:2011-04-20

    申请号:CN201010275288.5

    申请日:2010-09-06

    发明人: 日置耕作

    IPC分类号: H02P8/12

    摘要: 本发明提供一种驱动器电路。步进电机(200)包括两个线圈(22、24)。驱动器电路(100)使向该两个线圈(22、24)供给的电流的相位不相同从而驱动步进电机(200)。并且,针对一个线圈22(24),将一端连接于地,并将另一端设为高阻抗状态,从而将在该线圈中产生的感应电压作为相对于地的电压来检测,且根据检测出的感应电压,控制提供给两个线圈(22、24)的电动机驱动电流的大小。因此,可设置适当的步进电机的驱动电流。

    驱动器电路
    3.
    发明授权

    公开(公告)号:CN102025308B

    公开(公告)日:2013-07-24

    申请号:CN201010275288.5

    申请日:2010-09-06

    发明人: 日置耕作

    IPC分类号: H02P8/12

    摘要: 本发明提供一种驱动器电路。步进电机(200)包括两个线圈(22、24)。驱动器电路(100)使向该两个线圈(22、24)供给的电流的相位不相同从而驱动步进电机(200)。并且,针对一个线圈22(24),将一端连接于地,并将另一端设为高阻抗状态,从而将在该线圈中产生的感应电压作为相对于地的电压来检测,且根据检测出的感应电压,控制提供给两个线圈(22、24)的电动机驱动电流的大小。因此,可设置适当的步进电机的驱动电流。

    电动机驱动电路
    4.
    发明公开

    公开(公告)号:CN102111099A

    公开(公告)日:2011-06-29

    申请号:CN201010623086.5

    申请日:2010-12-27

    IPC分类号: H02P8/22 H02P8/36

    CPC分类号: H02P8/36 H02P8/22

    摘要: 电动机驱动电路,本发明旨在以高精度高效率地驱动步进电动机。其中,感应电压检测部(40)在从第一线圈(22)或第二线圈(24)来看驱动部为高阻抗状态时,检测第一线圈(22)的两端电压或第二线圈(24)的两端电压,并检测在第一线圈(22)或第二线圈(24)中产生的感应电压。感应电压检测部(40)包括:差动放大电路(42),其对第一线圈(22)的两端的电位或第二线圈(24)的两端的电位进行差动放大;和模拟数字变换电路(44),其将从差动放大电路(42)输出的模拟值变换成数字值,输出到控制部。控制部以从外部设定的输入信号为基础来生成驱动信号,根据由感应电压检测部(40)检测出的感应电压来调整该驱动信号,并设定到驱动部。

    电动机驱动电路
    6.
    发明授权

    公开(公告)号:CN102111099B

    公开(公告)日:2013-06-05

    申请号:CN201010623086.5

    申请日:2010-12-27

    IPC分类号: H02P8/22 H02P8/36

    CPC分类号: H02P8/36 H02P8/22

    摘要: 电动机驱动电路,本发明旨在以高精度高效率地驱动步进电动机。其中,感应电压检测部(40)在从第一线圈(22)或第二线圈(24)来看驱动部为高阻抗状态时,检测第一线圈(22)的两端电压或第二线圈(24)的两端电压,并检测在第一线圈(22)或第二线圈(24)中产生的感应电压。感应电压检测部(40)包括:差动放大电路(42),其对第一线圈(22)的两端的电位或第二线圈(24)的两端的电位进行差动放大;和模拟数字变换电路(44),其将从差动放大电路(42)输出的模拟值变换成数字值,输出到控制部。控制部以从外部设定的输入信号为基础来生成驱动信号,根据由感应电压检测部(40)检测出的感应电压来调整该驱动信号,并设定到驱动部。

    锁存时钟生成电路及串并行变换电路

    公开(公告)号:CN1767048A

    公开(公告)日:2006-05-03

    申请号:CN200510099252.5

    申请日:2005-09-07

    IPC分类号: G11C7/00 H03M9/00

    CPC分类号: H03M9/00

    摘要: 本发明提供一种抑制了耗电的锁存时钟生成电路及串并行变换电路。锁存信号生成电路(22)具备:EXNOR元件(24)、NOR元件(26)及D-FF(28),EXNOR元件(24)及NOR元件(26)根据控制信号Xn-1和反馈信号Xn-1的组合,控制锁存信号LCKn的电平。D-FF(28)接受锁存信号的反相信号,在锁存信号为低电平的定时内将Xn输出到EXNOR元件(24)及下一级的锁存信号生成电路(22)的EXNOR元件(24)。