用于组合输入交叉点缓存交换结构的旋转轮训调度方法

    公开(公告)号:CN104333516A

    公开(公告)日:2015-02-04

    申请号:CN201410558886.1

    申请日:2014-10-20

    Abstract: 本发明公开了用于组合输入交叉点缓存交换结构的旋转轮训调度方法,属于互联网信息传输的技术领域。调度方法中,输入端口设置有轮询调度虚拟输出组中各虚拟输出队列的优先级指针,数据包从输入端口进入后缓存在虚拟输出队列,虚拟输出队列向交叉点缓存发出请求信息,交叉点缓存根据各交叉点的空满状态反馈允许信息给虚拟输出队列,虚拟输出队列根据接受的允许信息按照Round-Robin顺序发送数据包至对应的交叉点,更新虚拟输出队列队头信息,更新优先级指针,进行下一周期轮询。提出了一种流程简单且适用于单级交换结构的旋转调度算法,计算复杂度不大,变换速度快,克服了之前算法因指针同步和未考虑交叉点缓存状态而使得传输延时较大的缺点。

    一种降低DDR3内存写操作功耗的实现方法

    公开(公告)号:CN104331145A

    公开(公告)日:2015-02-04

    申请号:CN201410572217.X

    申请日:2014-10-23

    CPC classification number: G06F1/3275

    Abstract: 本发明公开了一种降低DDR3内存写操作功耗实现方法,该方法包括:DDR3内存里增加一个命令缓冲重组逻辑概念的提出;缓冲重组逻辑将写命令重组,将读命令直接给DDR3;把同一行的BL8写操作两个组合在一起,增加连续写数据传输时间;在DDR3内存中增加一个门控时钟,在突发长度为8的写过程中,关闭时钟,降低DDR3的功耗;DDR3内存采样写数据DQ是依据周期性的输入数据选取信号DQS;最后一个写数据采样结束以后开启DDR3的时钟,DDR3恢复正常模式。本发明提出了一种降低DDR3内存写操作功耗的实现方法,该方法可应用于目前以DDR3为主流的内存中,特别对低功耗要求高的移动设备内存中。通过这个方法,可以有效的降低DDR3写操作的功耗。

    基于李氏制约竞争计数编码的4线-16线译码电路

    公开(公告)号:CN103297062A

    公开(公告)日:2013-09-11

    申请号:CN201310028091.5

    申请日:2013-01-24

    Applicant: 东南大学

    Abstract: 本发明公开一种基于李氏制约竞争计数编码的4线-16线译码电路,包括4个非门和16个四输入与门,4位李氏制约竞争计数编码输入分别为A0、A1、A2和A3,各分别对应于一个非门,输出端分别为Y0、Y1、Y2、Y3、Y4……Y15,分别对应一个与门;本发明所设计的基于李氏制约竞争计数编码的4线-16线译码电路以李氏制约竞争计数编码为基础,作为译码输出的Y0-Y15有规律可循,并且此种译码电路具有特征序列,能够提高信号传输的可靠性,同时还降低了译码的误码率。

    基于李氏制约竞争计数编码的16选1数据选择电路

    公开(公告)号:CN103227632A

    公开(公告)日:2013-07-31

    申请号:CN201310027075.4

    申请日:2013-01-24

    Applicant: 东南大学

    Abstract: 本发明公开一种基于李氏制约竞争计数编码的16选1数据选择器,包括8个非门、16个与门和5个或门,地址输入信号为A0、A1、A2和A3,各分别对应于一个非门,数据输入信号为D0,D1,D2……D15,输出为Y,即为D0,D1,D2……D15中的一个;本发明所设计的基于李氏制约竞争计数编码的16选1数据选择电路以李氏制约竞争计数编码为基础,作为数据选择输出的Y有规律可循,并且此种数据选择电路具有特征序列,能够提高信号传输的可靠性,与此同时还降低了数据选择的误码率。

    一种降低DDR3内存写操作功耗的实现方法

    公开(公告)号:CN104331145B

    公开(公告)日:2017-07-07

    申请号:CN201410572217.X

    申请日:2014-10-23

    Abstract: 本发明公开了一种降低DDR3内存写操作功耗实现方法,该方法包括:DDR3内存里增加一个命令缓冲重组逻辑概念的提出;缓冲重组逻辑将写命令重组,将读命令直接给DDR3;把同一行的BL8写操作两个组合在一起,增加连续写数据传输时间;在DDR3内存中增加一个门控时钟,在突发长度为8的写过程中,关闭时钟,降低DDR3的功耗;DDR3内存采样写数据DQ是依据周期性的输入数据选取信号DQS;最后一个写数据采样结束以后开启DDR3的时钟,DDR3恢复正常模式。本发明提出了一种降低DDR3内存写操作功耗的实现方法,该方法可应用于目前以DDR3为主流的内存中,特别对低功耗要求高的移动设备内存中。通过这个方法,可以有效的降低DDR3写操作的功耗。

    基于李氏制约竞争计数编码的4线-16线译码电路

    公开(公告)号:CN103297062B

    公开(公告)日:2016-08-31

    申请号:CN201310028091.5

    申请日:2013-01-24

    Applicant: 东南大学

    Abstract: 本发明公开一种基于李氏制约竞争计数编码的4线?16线译码电路,包括4个非门和16个四输入与门,4位李氏制约竞争计数编码输入分别为A0、A1、A2和A3,各分别对应于一个非门,输出端分别为Y0、Y1、Y2、Y3、Y4……Y15,分别对应一个与门;本发明所设计的基于李氏制约竞争计数编码的4线?16线译码电路以李氏制约竞争计数编码为基础,作为译码输出的Y0?Y15有规律可循,并且此种译码电路具有特征序列,能够提高信号传输的可靠性,同时还降低了译码的误码率。

    一种Gzip硬件压缩方法
    9.
    发明公开

    公开(公告)号:CN103957013A

    公开(公告)日:2014-07-30

    申请号:CN201410197092.7

    申请日:2014-05-12

    Abstract: 本发明公开了一种Gzip硬件压缩方法,包含DMA模块和Gzip压缩模块,首先对DMA进行配置完成后,DMA向外部CPU发送请求数据信息,外部CPU到相应的地址中取数据发送给DMA,DMA将接收的数据传送给Gzip压缩模块,Gzip压缩模块完成数据压缩后,向DMA发起写请求,DMA将数据传输到PC中。本发明能够有效节省CPU时间、提供数据速率、并且提高压缩效率,具有较大的实用价值。

    一种基于视觉巡线加速的小车

    公开(公告)号:CN222022793U

    公开(公告)日:2024-11-19

    申请号:CN202420867177.0

    申请日:2024-04-24

    Abstract: 本实用新型公开了一种基于视觉巡线加速的小车,属于视觉巡线技术领域,包括功能车体,功能车体的下端安装有移动底板,移动底板的两侧安装有驱动滚轮,移动底板的一端安装有牛眼轮,移动底板上安装有智能控制主板,功能车体的内部卡接有蓄电池,功能车体的两端安装有高度调节结构,高度调节结构的上端转接有高度支撑板,高度支撑板的一端铰接有角度调节板,角度调节板的一端设置有角度调节结构,角度调节板的上表面转接有智能巡视摄像头,通过功能车体结构带动装置进行灵活移动,并且对外界环境信息进行快速的收集处理,提高装置的巡线效率,使用高度调节结构,快速的调节摄像头的工作高度,提高装置对外界环境信息的收录范围。

Patent Agency Ranking