一种基于电流补偿的自校准电荷泵电路

    公开(公告)号:CN109391263B

    公开(公告)日:2022-02-15

    申请号:CN201811199594.8

    申请日:2018-10-16

    Abstract: 本发明公开了一种基于电流补偿的自校准电荷泵电路,属于集成电路领域的一种微电路结构,涉及一种用于频率综合器中实现低电流失配的电荷泵电路。本发明提对传统自校准电荷泵进行改进,并在此基础上增加了补偿电流源电路,电压信号检测电路和数字逻辑反馈控制电路。电压信号检测电路通过检测电荷泵输出结点的电压情况,并转化成几位数字码输出到数字逻辑反馈控制电路中,数字逻辑反馈控制电路根据得到的信息和当前电荷泵电流的配置情况,输出几位数字码对补偿电流源电路进行控制,进一步降低电荷泵输出电流的失配效应。本发明能够使自校准电荷泵拥有更好的杂散和噪声性能,对提高高频宽带频率综合器输出信号的品质有重大意义,可以节约研发的投入。

    一种基于Cascode电感异位耦合的低噪声放大器

    公开(公告)号:CN110149099B

    公开(公告)日:2024-08-20

    申请号:CN201910564723.7

    申请日:2019-06-27

    Abstract: 本发明涉及一种基于Cascode电感异位耦合的低噪声放大器,属于射频集成电路技术领域。该低噪声放大器的基本放大单元由Cascode共源(射)共栅(基)晶体管和四端口电感异位耦合器构成,其中电感异位耦合器的第一端口连接到电源、第二端口连接到共栅(基)晶体管的栅(基)极、第三端口连接到共源(射)晶体管的源(射)极、第四端口接到地。在低噪声放大器电路中引入电感异位耦合器一方面能够降低噪声系数,防止全反射的发生,另一方面能够优化芯片的版图布局减小芯片尺寸。本发明可应用于中、高频低噪声放大器芯片设计中对带内噪声进行抑制。

    一种用于本振电路的全数字8/9预分频电路

    公开(公告)号:CN109039331B

    公开(公告)日:2024-02-27

    申请号:CN201811275772.0

    申请日:2018-10-30

    Abstract: 本发明公开了一种用于本振电路的全数字8/9预分频电路,属于模拟射频集成电路技术领域。其包括放大比较电路和8/9分频主体电路,放大比较电路包括偏置电路和放大比较主体电路,放大比较主体电路具有信号输入端口和信号输出端口,偏置电路用于对放大比较主体电路的信号输入端口输出偏置电压信号,偏置电路还具有使能信号端口;8/9分频主体电路具有时钟信号输入端口、RN控制信号端口、M控制信号端口和信号输出端口,放大比较主体电路的信号输出端口与8/9分频主体电路的时钟信号输入端口连接。该电路具有结构简单可靠,功耗低和占用面积小等特点,非常适合单片集成。

    一种CMOS毫米波超宽带并联非对称单刀双掷开关

    公开(公告)号:CN110943728A

    公开(公告)日:2020-03-31

    申请号:CN201911333221.X

    申请日:2019-12-23

    Abstract: 本发明公开了一种CMOS毫米波超宽带并联非对称单刀双掷开关,属于射频集成电路技术领域。该开关由三个NMOS晶体管、三个片上电阻器、三个片上电感器、一个片上电容器、射频发射端口、射频接收端口、天线端口、收发选择控制端口和接地端口组成,其中,TX支路由两个NMOS晶体管和两个片上电阻组成Cascode并联结构,RX支路由一个NMOS晶体管和一个片上电阻组成单晶体管并联结构。本发明能够有效降低TX支路的损耗、提升TX支路的线性度有利于TX通道的功率传输,可用于毫米波超宽带相控阵系统前端实现高集成度、高性能的收发切换。

    一种用于低噪声放大器的高倍频程超宽带输入匹配电路

    公开(公告)号:CN110113013A

    公开(公告)日:2019-08-09

    申请号:CN201910564675.1

    申请日:2019-06-27

    Abstract: 本发明涉及一种用于低噪声放大器的高倍频程超宽带输入匹配电路,属于射频集成电路技术领域。该输入匹配电路包括电流复用放大单元、第一电感、第二电感和电阻,其中电流复用放大单元包含栅极和漏极相连的NMOS晶体管和PMOS晶体管,匹配电路的输入端通过第一电感连接到NMOS(PMOS)晶体管的栅极,NMOS(PMOS)晶体管的漏极作为匹配电路的输出端,NMOS晶体管的源极通过第二电感连接到地,电流复用放大单元中PMOS晶体管的源极连接到电源,反馈电阻跨接在匹配电路的输入和输出端之间。本发明可应用于高倍频程超宽带低噪声放大器芯片设计中实现高倍频程超宽带输入匹配。

    一种用于本振电路的全数字8/9预分频电路

    公开(公告)号:CN109039331A

    公开(公告)日:2018-12-18

    申请号:CN201811275772.0

    申请日:2018-10-30

    CPC classification number: H03L7/0992

    Abstract: 本发明公开了一种用于本振电路的全数字8/9预分频电路,属于模拟射频集成电路技术领域。其包括放大比较电路和8/9分频主体电路,放大比较电路包括偏置电路和放大比较主体电路,放大比较主体电路具有信号输入端口和信号输出端口,偏置电路用于对放大比较主体电路的信号输入端口输出偏置电压信号,偏置电路还具有使能信号端口;8/9分频主体电路具有时钟信号输入端口、RN控制信号端口、M控制信号端口和信号输出端口,放大比较主体电路的信号输出端口与8/9分频主体电路的时钟信号输入端口连接。该电路具有结构简单可靠,功耗低和占用面积小等特点,非常适合单片集成。

    一种防止全差分运算放大器共模闩锁的电路

    公开(公告)号:CN106533373A

    公开(公告)日:2017-03-22

    申请号:CN201611033341.4

    申请日:2016-11-22

    CPC classification number: H03F1/523 H03F3/45636

    Abstract: 本发明提供了一种防止全差分运算放大器共模闩锁的电路,涉及集成电路领域,当全差分运算放大器共模输出发生闩锁的时候,触发防闩锁保护电路工作。低电平闩锁检测电路检测到共模输出闩锁在低电平时,控制充电电路对输出级电路充电,解除共模输出低电平的闩锁状态;高电平闩锁检测电路检测到共模输出闩锁在高电平时,控制放电电路对输出级电路放电,解除共模输出高电平的闩锁状态。当全差分运算放大器的共模输出解除闩锁状态回到正常状态时,防闩锁保护电路不工作从而不影响差分运算放大器工作。本发明可以防止全差分运算放大器的共模闩锁,闩锁状态解除后防闩锁保护电路处于休眠状态,不会影响全差分运算放大器工作性能,并且不会引入额外的功耗。

    一种用于卫星导航射频前端的可配置的匹配网络

    公开(公告)号:CN103454654A

    公开(公告)日:2013-12-18

    申请号:CN201310413367.1

    申请日:2013-09-11

    Abstract: 本发明公开了一种用于卫星导航射频前端的可配置的匹配网络,包括一组并联开关电容阵列,一组并联开关电感阵列,一组串联开关电感阵列和一组串联开关电容阵列。本发明能够用于对各种卫星导航射频接收机端口的阻抗进行匹配,通过调控各开关电容阵列或开关电感阵列来完成相应阵列的等效电容或等效电感值的改变,进而实现与输入的阻抗匹配。本发明提供一种数字与模拟相结合的匹配调谐技术,数字信号控制模拟电路,实现阻抗的匹配。本发明用于卫星导航射频接收机集成电路内部,通过发送指令实现网络的匹配,性能优,操作方便快捷,为研发过程节约时间及成本,具有良好的应用前景。

Patent Agency Ranking