一种阵列基板及其制备方法、驱动方法、显示装置

    公开(公告)号:CN107369694B

    公开(公告)日:2019-10-01

    申请号:CN201710765829.4

    申请日:2017-08-30

    摘要: 本发明实施例提供一种阵列基板及其制备方法、驱动方法、显示装置,涉及显示技术领域,解决了在晶体管损坏时,像素处于常暗或常亮状态的问题。包括栅线和数据线、以及由栅线和数据线限定的像素单元;还包括与栅线交替排列的辅助电极线;每个像素单元包括:第一晶体管、第二晶体管和像素电极;第一晶体管的栅极与驱动像素单元所在行的栅线电连接,第一极与数据线电连接,第二极与像素电极电连接;第二晶体管的栅极与驱动像素单元所在行的辅助电极线电连接,第一极与数据线电连接,第二极与像素电极电连接;在栅线和与其相邻的一条辅助电极线之间设置有第三晶体管,第三晶体管的栅极与数据线电连接,第一极与栅线电连接,第二极与辅助电极线电连接。

    阵列基板制备方法
    2.
    发明公开

    公开(公告)号:CN109426014A

    公开(公告)日:2019-03-05

    申请号:CN201710756891.7

    申请日:2017-08-29

    IPC分类号: G02F1/13 G02F1/1333

    摘要: 本发明提供一种阵列基板制备方法,属于阵列基板检测技术领域,其可至少部分解决现有的阵列基板中无法及时检测出像素电极残留不良的问题。本发明的阵列基板制备方法包括于基底上形成多条第一引线的步骤和形成多个像素电极的步骤,其中,第一引线与像素电极在基底上的正投影无重叠,且它们的所在层间无绝缘层;阵列基板的制备方法还包括:形成多条与第一引线绝缘的连接线,每条连接线将至少两个像素电极电连接,多个通过连接线电连接的像素电极构成一条等效线,每条等效线至少有一个端部位于阵列基板边缘部;检测等效线与第一引线是否短路;除去至少部分连接线,使任意两像素电极间均不电连接。

    一种书写显示系统
    4.
    发明公开

    公开(公告)号:CN109101123A

    公开(公告)日:2018-12-28

    申请号:CN201810966534.8

    申请日:2018-08-23

    发明人: 王念念 熊永 张林

    IPC分类号: G06F3/0354 G09B5/02 G09B11/00

    摘要: 本发明公开了一种书写显示系统,通过追踪投影装置中的动态追踪部件实时追踪书写装置中被追踪部件的运动轨迹,实现纸质文件输入电子化设备的目的,并采用坐标定位部件根据运动轨迹与追踪投影装置的相对位置关系,确定微投影部件投影的显示区域位置,该显示区域位置一般在书写位置附近,之后采用微投影部件将数据存储部件中存储的多媒体信息投影至确定的显示区域位置,供使用书写装置的书写者参考,由于可以根据书写位置确定显示区域的位置,可以方便书写者观看,有效提高书写体验。具体可用于书写教学、信息培训,考试,背诵,学校,医院,会议,签字等场合。

    一种像素结构、显示装置、阵列基板及其制作方法

    公开(公告)号:CN106154663A

    公开(公告)日:2016-11-23

    申请号:CN201610648979.2

    申请日:2016-08-09

    发明人: 王念念 程俊

    IPC分类号: G02F1/1362 G02F1/13

    摘要: 本发明涉及像素结构、显示装置、阵列基板及其制作方法,其中,该像素结构包括像素单元,每个像素单元中包括多行子像素单元,每行子像素单元包括薄膜晶体管、像素电极和栅线;薄膜晶体管包括第一极、第二极和第三极;第一极连接栅线,第二极连接信号线,第三极连接像素电极;信号线包括底层信号线和顶层信号线;底层信号线与顶层信号线之间设置有有源层;底层信号线与有源层之间设置有第一绝缘层;顶层信号线连接第二极。本发明通过在信号线下方设置底层信号线和有源层,通过给底层信号线施加电压,使断线的顶层信号线形成三极管导通。另外,在自修复区域外将顶层信号线与底层信号线进行熔接,导通顶层信号线,避免额外金属沉积带来的负面影响。

    一种阵列基板母板及其制备方法、测量方法和显示面板

    公开(公告)号:CN116169125A

    公开(公告)日:2023-05-26

    申请号:CN202310315228.9

    申请日:2023-03-28

    发明人: 王念念 陈胡建

    摘要: 本发明实施例公开一种阵列基板母板及其制备方法、测量方法和显示面板。在一具体实施方式中,所述阵列基板母板包括阵列排布的阵列基板、以及设置在阵列基板至少一侧边缘的测试区,所述测试区包括顺序排列的多个测试部、以及与所述多个测试部连接的至少一个测试端子组,其中所述多个测试部,包括设置在所述阵列基板母板的衬底上的金属部、覆盖所述金属部的绝缘层、覆盖所述绝缘层的导电层,所述导电层通过贯通所述绝缘层的过孔与所述金属部电连接,所述多个测试部通过所述导电层串行连接;所述测试端子组分别与所述多个测试部的两端连接,响应于加载的电信号测试所述多个测试部的电阻。

    一种阵列基板、显示面板及显示装置

    公开(公告)号:CN107425017B

    公开(公告)日:2020-11-27

    申请号:CN201710707163.7

    申请日:2017-08-17

    IPC分类号: H01L27/12 H01L21/77

    摘要: 本发明公开了一种阵列基板、显示面板及显示装置,包括:衬底基板,位于衬底基板的阵列基板行驱动GOA区域的晶体管;晶体管包括第一栅金属层、第一栅绝缘层、第一有源层、第一源漏金属层和第一保护层,其中,第一源漏金属层用于形成源极、漏极和数据信号线;其中,源极与数据信号线通过第一导电部件连接;第一导电部件在第一栅金属层上的正投影对应的第一栅金属层具有镂空图案。一旦源极与第一栅金属层发生短路,通过移除第一导电部件即可解决短路问题,并且由于第一导电部件在第一栅金属层上的正投影对应的第一栅金属层具有镂空图案,因此在移除第一导电部件的同时不会形成第一源漏金属层与第一栅金属层熔接导致的新短路不良。

    一种像素结构、显示装置、阵列基板及其制作方法

    公开(公告)号:CN106154663B

    公开(公告)日:2019-04-12

    申请号:CN201610648979.2

    申请日:2016-08-09

    发明人: 王念念 程俊

    IPC分类号: G02F1/1362 G02F1/13

    摘要: 本发明涉及像素结构、显示装置、阵列基板及其制作方法,其中,该像素结构包括像素单元,每个像素单元中包括多行子像素单元,每行子像素单元包括薄膜晶体管、像素电极和栅线;薄膜晶体管包括第一极、第二极和第三极;第一极连接栅线,第二极连接信号线,第三极连接像素电极;信号线包括底层信号线和顶层信号线;底层信号线与顶层信号线之间设置有有源层;底层信号线与有源层之间设置有第一绝缘层;顶层信号线连接第二极。本发明通过在信号线下方设置底层信号线和有源层,通过给底层信号线施加电压,使断线的顶层信号线形成三极管导通。另外,在自修复区域外将顶层信号线与底层信号线进行熔接,导通顶层信号线,避免额外金属沉积带来的负面影响。