-
公开(公告)号:CN113886158B
公开(公告)日:2024-04-02
申请号:CN202111145489.8
申请日:2021-09-28
申请人: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC分类号: G06F11/22 , G06F11/263
摘要: 本发明涉及一种自动化的FPGA故障注入测试系统以及方法,该方法包括通过上位机软件读取待测电路文件;提取其中的输入输出信号等用户设计相关的信息;根据提取的信息自动生成用户设计控制电路,并与预定义的故障注入控制电路进行互连结合,自动生成完整的故障注入系统文件;通过Tcl脚本自动执行下位机硬件的综合实现过程;从而实现故障注入系统的自动化生成。本发明降低了故障注入系统的开发难度和使用门槛,节省了手工搭建故障注入系统的繁琐,使得设计人员无需深入研究复杂的FPGA设计方法,无需具备电路设计基础,即可方便进行故障注入系统的开发与搭建,提升了故障注入系统的使用范围,设计人员可以快速便捷地评估FPGA电路的可靠性。
-
公开(公告)号:CN117453281A
公开(公告)日:2024-01-26
申请号:CN202311227240.0
申请日:2023-09-21
申请人: 北京时代民芯科技有限公司 , 北京微电子技术研究所
摘要: 本发明公开了一种从嵌入式操作系统结构化设备驱动向非结构化设备驱动移植的方法,属于嵌入式操作系统兼容技术领域。该方法以一种对嵌入式平台和外围设备具有统一管理体系的嵌入式操作系统结构化的设备驱动为输入,分析嵌入式操作系统结构化设备驱动中各个部分,以更精细的粒度划分驱动代码,根据非结构化设备驱动的函数接口重新组合封装,实现对嵌入式平台和外围设备没有统一管理体系的非结构化设备驱动对新设备和复杂设备的驱动开发,化简了代码设计难度,提高开发效率,缩短开发时间。
-
公开(公告)号:CN117131811A
公开(公告)日:2023-11-28
申请号:CN202311035740.4
申请日:2023-08-16
申请人: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC分类号: G06F30/30 , G06F115/12
摘要: 本发明涉及一种面向Verilog中Case语句的综合方法,首先对器件工艺库和包含Case语句的网表文件进行解析,得到描述Case语句的数据矩阵和地址矩阵,并构建保留“default”项的矩阵MatD和将“default”项展开的矩阵MatE;根据当前Case语句的规模,确定分解策略并分解;循环直至Case语句分解完毕,最后对分解得到的网络进行通用优化,并输出网表文件。本发明能够有效处理不同规模的Case语句,在给定工艺下,减小门级网表的延迟和面积,提升网表运行效率。
-
公开(公告)号:CN116886275A
公开(公告)日:2023-10-13
申请号:CN202310484311.9
申请日:2023-04-28
申请人: 北京微电子技术研究所 , 北京时代民芯科技有限公司
IPC分类号: H04L9/08
摘要: 本发明属于FPGA安全领域,具体涉及一种FPGA比特流加解密系统安全性评估的方法和装置,旨在解决现有的FPGA芯片存在加密比特流被解析的风险,若无法有效检测,会造成极大的安全性隐患的问题。本发明方法包括:获取加密比特流,作为第一比特流;基于明文比特流中各子功能对应的位置,对第一比特流进行密文修改,得到第二比特流;对第二比特流进行解密,并读取解密后的第二比特流的片段,作为第三比特流;将第三比特流与明文比特流进行比对,根据比对结果得到目标FPGA芯片其对应的比特流加解密系统的安全性。本发明实现了对FPGA芯片中可能被解析的加密比特流的有效检测,即评估,提升了FPGA芯片的安全性。
-
公开(公告)号:CN115080318A
公开(公告)日:2022-09-20
申请号:CN202210674247.6
申请日:2022-06-14
申请人: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC分类号: G06F11/22 , G06F11/263 , G11C19/28
摘要: 本发明提供了一种FPGA故障注入与故障定位方法、装置、设备、存储介质,方法包括:获取用户设计所使用FPGA中资源的Tile级坐标;利用FPGA的特征参数将资源的Tile级坐标转化为相应的帧地址和起始位偏移;对所使用资源的配置位进行逐位翻转注入,并记录每一配置位注入之后FPGA输出的数据;根据FPGA输出的数据确定会导致FPGA功能异常的配置位,反推出所有由于故障注入而出错的Tile级资源坐标,进而反推出资源对应的用户设计。本发明通过通用的Tile级资源坐标转化方式,使故障注入与故障定位适用于不同型号的SRAM型FPGA,大大提高了通用性,并且根据故障注入之后的结果信息能够自动反推出敏感的用户设计,方便设计人员对FPGA设计的可靠性进行评估,为后续的加固措施提供依据。
-
公开(公告)号:CN114970422A
公开(公告)日:2022-08-30
申请号:CN202210333437.1
申请日:2022-03-30
申请人: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC分类号: G06F30/347
摘要: 本发明属于集成电路领域,具体涉及一种基于强化学习的FPGA布局方法:首先,根据输入的网表文件,提取出FPGA设计电路中所包含的逻辑单元,进而完成逻辑单元的初始化布局操作;针对传统模拟退火方法布局收敛慢的问题,提出了多种搜索区域构建方法,能够有效提升布局解空间的搜索效率;在此基础上,提出了一种基于强化学习的最优搜索区域选择方法,能够自适应地选择出最优的搜索区域执行逻辑单元的交换操作。该布局方法能够在保持所需要的线长与关键路径延时的情形下,大幅度降低FPGA布局所需花费的时间。
-
公开(公告)号:CN113505561A
公开(公告)日:2021-10-15
申请号:CN202110738637.0
申请日:2021-06-30
申请人: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC分类号: G06F30/394 , G06F30/398
摘要: 本发明涉及一种软错误感知的FPGA布局布线方法,先完成对FPGA内布线资源发生的软错误的分析与建模;基于对软错误模型的研究,在布局布线过程中引入抗辐射因子,增加布局布线方法的软错误感知能力;针对布局过程中因随机过程和迭代而导致的收敛慢的问题,使用直接过程加强化学习的方法对布局流程进行优化,使布局过程更加智能高效;针对布线速度慢的问题,在新型重布线策略的基础上对不同特征的线网进行递归划分,进而采取不同的并行布线策略完成并行布线过程。该布局布线方法具有软错误感知的能力,可以缓解因FPGA内布线资源发生软错误而对电路性能造成的影响,同时能够在增加系统智能化程度的基础上,降低系统编译时间。
-
公开(公告)号:CN112597514A
公开(公告)日:2021-04-02
申请号:CN202011529518.6
申请日:2020-12-22
申请人: 北京时代民芯科技有限公司 , 北京微电子技术研究所
摘要: 本发明公开一种易于私有化定制部署的文档协同系统,其特征在于,包括:管理模块,用于进行用户权限信息和文档权限信息的管理;文档服务器模块,用于存储系统内所有文档,以及通过web端访问、操作所存储的文档;数据库模块,用于存储用户的个人信息、用户的权限信息、文档目录的权限信息、文档的权限信息以及文档在文档服务器内的地址信息;通过数据库模块,管理模块、文档服务器模块的结合使用可以实现定制化文档协同系统。本发明部署简单,使用成本、维护成本都很低,适用于企业内文档协同办公使用。
-
公开(公告)号:CN107092539B
公开(公告)日:2020-05-19
申请号:CN201710103760.9
申请日:2017-02-24
申请人: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC分类号: G06F11/22 , G06F11/263
摘要: 一种基于配置码流的FPGA故障注入复合模型,包括空间遍历模型、环境重建模型、定点精确模型、资源导向模型和多位翻转模型,各模型针对不同的研究目的和不同的电路设计,在FPGA的配置码流层面上获取相应目标配置位的地址信息,并据此对FPGA电路执行单粒子翻转故障注入。本发明的复合模型可以从整体、从局部、从不同研究目的、从不同电路类型多个角度评估FPGA电路对单粒子翻转效应的敏感度,克服了现有故障注入模型应用范围和应用情境的单一性,同时有针对性的对部分配置位而不总是对全部配置位进行单粒子翻转故障注入,大大提高了执行效率。
-
公开(公告)号:CN106802645B
公开(公告)日:2019-06-04
申请号:CN201611193066.2
申请日:2016-12-21
申请人: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC分类号: G05B23/02
摘要: 本发明公开了一种FPGA单粒子翻转故障模拟系统和方法,其中,所述系统包括:包括TCL脚本控制模块上位机,以及,包括待测电路、对比电路和监控电路的下位机;TCL脚本控制模块,用于进行单粒子翻转故障模拟和监控结果数据的获取;待测电路,用于在模拟的单粒子翻转故障环境下运行;对比电路,用于在正常环境下运行;监控电路,用于对待测电路和对比电路的电路运行状态进行监控。在本发明中,位于上位机的TCL脚本控制模块直接控制单粒子翻转故障模拟的流程,无需下位机硬件控制电路的辅助;下位机电路的设计不依赖于目标FPGA器件的特性,与器件架构无关,移植到其他FPGA器件时无需更改用户设计。
-
-
-
-
-
-
-
-
-