一种基于JTAG协议的微处理器在线调试系统及调试方法

    公开(公告)号:CN115509834A

    公开(公告)日:2022-12-23

    申请号:CN202211144455.1

    申请日:2022-09-20

    IPC分类号: G06F11/22 G06F11/30 G06F11/34

    摘要: 本发明公开了一种基于JTAG协议的微处理器在线调试系统及调试方法,该系统包括TAP控制器模块、DMA控制器模块、BUS访问模块。TAP控制器模块功能在于提供一个标准的JTAG测试访问接口实现微处理器与外部调试器之间JTAG通信;DMA控制器模块功能在于根据外部调试器发起的调试命令对微处理器发起总线读写命令;BUS访问模块功能在于作为微处理器内部片内总线的Master,根据DMA控制器模块的读写命令对片内总线进行访问并对各总线上的读写信息进行记录。本发明具有传输速率快、时序性好、结构简单等优点,可实现对微处理器的多种调试功能;可实现对AXI总线、AHB总线和APB总线组成的三级片内总线架构微处理器的监听。

    一种低照度图像增强方法
    3.
    发明公开

    公开(公告)号:CN114418874A

    公开(公告)日:2022-04-29

    申请号:CN202111642691.1

    申请日:2021-12-29

    IPC分类号: G06T5/00

    摘要: 一种低照度图像增强方法,包括以下步骤:(1)亮度检测:计算检测目标图像的亮度值,确定其是否亮度过低;(2)图像反转:待检测图像存在亮度过低的问题时,对其进行图像反转操作;若不存在,直接输出图像。(3)图像去雾:亮度较低的图像经反转后,图像特征与直方图分布与有雾图像相似,故而对反转后图像进行去雾处理;(4)图像输出:将经过去雾图像进行反归一化与反转后进行输出。本发明利用暗通道先验理论进行系统设计,使得该系统能够有效提升低光照场景下的采集图像质量,在经过低照度场景图像增强处理后,低照度环境下拍摄的图像清晰度显著提升,图像的色彩与纹理信息也有较大水平的提高。

    一种基于多总线协议灵活转换的两级缓存互联结构

    公开(公告)号:CN114416632A

    公开(公告)日:2022-04-29

    申请号:CN202111626869.3

    申请日:2021-12-28

    IPC分类号: G06F15/167

    摘要: 本发明涉及一种基于多总线协议灵活转换的两级缓存互联结构,由复位管理单元、总线协议转换单元、读请求处理单元、写请求处理单元、侦听请求处理单元和可编程仲裁单元组成,每个处理器核都有单独的互联单元来实现与二级缓存的互连通信,可以同时接收各个核发出的请求。复位管理单元可以实现二级缓存在复位后自动刷新功能。总线协议转换单元可以实现处理器核接口与二级缓存接口不同协议之间的转换。读请求处理单元与写请求处理单元分别对读操作和写操作进行分类处理,侦听请求处理单元实现两级缓存之间侦听请求信息的处理。可编程仲裁单元根据不同的仲裁配置实现各个处理器核与二级缓存之间读写及侦听信息的传输。

    一种SOC单粒子测试的全自动测试装置及方法

    公开(公告)号:CN108535626B

    公开(公告)日:2021-06-08

    申请号:CN201711477725.X

    申请日:2017-12-29

    IPC分类号: G01R31/28

    摘要: 一种SOC单粒子测试的全自动测试装置,包括主机、SOC测试板和程控电源;所述SOC测试板包括flash、被测SOC芯片和上电复位电路;所述主机通过指令命令被测SOC芯片依次遍历被测SOC芯片内的存储区域或者模块,被测SOC芯片获得遍历结果后以固定周期发送给主机;主机接收并存储被测SOC芯片发送的遍历结果;同时主机监测并存储被测SOC芯片发送遍历结果的状态和程控电源的电流,主机还用于控制程控电源的断电和加电;主机利用被测SOC芯片发送的遍历结果和被测SOC芯片发送遍历结果的状态,然后采用统计方法完成被测SOC芯片的测试。同时本发明还包括一种SOC单粒子测试的全自动测试方法。

    一种虚拟时钟同步的高效高覆盖率SoC验证平台

    公开(公告)号:CN108038283B

    公开(公告)日:2021-06-08

    申请号:CN201711234558.6

    申请日:2017-11-30

    IPC分类号: G06F30/398

    摘要: 本发明涉及一种虚拟时钟同步的高效高覆盖率SoC验证平台,包括双时钟模块:产生系统所需要的两种时钟信号;待验证模块:执行随机指令,并反馈执行结果;参考模型模块:为系统提供待验证模块的对比结果;初始化模块:提供初始化所需的程序;监视模块:监视待验证模块运行状态;结果对比模块:检查待验证模块执行结果;控制模块:控制整个系统的运行流程;本发明一种SoC随机指令同步测试平台,能够为SoC验证平台中待验证模块中指令和参考模型中指令难以同步的问题提供一种解决方案,大量节省验证时间,降低工作难度,并提高验证的覆盖率。

    一种基于AXI总线的RapidIO接口转换方法

    公开(公告)号:CN112597086A

    公开(公告)日:2021-04-02

    申请号:CN202011529479.X

    申请日:2020-12-22

    IPC分类号: G06F13/40 G06F13/38

    摘要: 本发明涉及一种基于AXI总线的RapidIO接口转换方法,RapidIO是一种高性能、低能耗的基于包交换的交叉开关互联技术,以其高速率、低延迟和高可靠性在片上系统中得到广泛集成与应用。SOC中集成RapidIO IP离不开片上总线网络的支持,AXI与Avalon是片上总线中最为常用的两种类型。本发明为实现对仅支持Avalon接口的RapidIO IP实现跨平台应用,设计了Avalon总线与AXI总线间的转接桥,该转接桥全面支持了RapidIO的地址映射与字节对齐方式,使RapidIO数据包与AXI读写请求可以进行相互自由转换,增加了该型RapidIO IP跨总线网络使用的能力。