一种自适应工作模式的宽带解调器

    公开(公告)号:CN117879628A

    公开(公告)日:2024-04-12

    申请号:CN202311557759.5

    申请日:2024-03-18

    IPC分类号: H04B1/16

    摘要: 本发明属于射频接收机系统领域,具体涉及了一种自适应工作模式的宽带解调器,旨在解决现有技术中的宽带解调器直流偏置工作点的稳定性难以保证,无法同步实现高性能和高稳定性的问题。本发明包括:所述低噪声跨导放大器用于获取差分输入信号,并获得差分电流输出信号;所述双平衡无源混频器用于基于所述差分电流输出信号和共模反馈信号,生成变频信号;所述跨阻放大器用于将所述变频信号转换为输出电压;所述自适应偏置跟随器用于根据双平衡无源混频器的工作状态生成共模反馈信号。本发明采用基于低噪声跨导放大器,电流混频器和跨阻放大器的电流模解调器架构,减少了多余的跨导转换步骤,提升了解调器的线性度性能。

    一种高集成度低直流失调的高带宽精度跨阻放大器

    公开(公告)号:CN117713715A

    公开(公告)日:2024-03-15

    申请号:CN202311559448.2

    申请日:2023-11-21

    IPC分类号: H03F1/42 H03F1/34 H03F3/189

    摘要: 本发明属于射频收发电子技术领域,具体涉及了一种高集成度低直流失调的高带宽精度跨阻放大器,旨在解决现有技术中直流失调补偿电路、增益控制电路和带宽校准调谐电路分别独立工作,集成度不足的问题。本发明包括:跨阻放大器内核,实现模数转换的滤波和采样链路的带宽校准和精确调谐;量化器,在开关闭合时,量化跨阻放大器内核差分输出的单端输出电压以及差分输出电压;反馈网络,控制电流生成模块生成注入电流以及抽取电流,以及控制跨阻放大器内核;电流生成模块,生成注入电流以及抽取电流;开关,控制跨阻放大器的工作模式。本发明提供了一种利用单环反馈网络同时补偿直流失调、控制增益、校准带宽的跨阻放大器结构。

    一种低抖动低偏斜时钟驱动电路及版图布局

    公开(公告)号:CN117709281A

    公开(公告)日:2024-03-15

    申请号:CN202311726723.5

    申请日:2023-12-14

    摘要: 本发明公开了一种低抖动低偏斜时钟驱动电路及版图布局,该时钟驱动电路包括:输入放大模块,用于对接收到的两组输入时钟信号分别进行恢复放大处理,输出第一组放大时钟信号和第二组放大时钟信号;通道选择模块,用于根据接收到的通道控制信号INSEL,选择接收第一组放大时钟信号或第二组放大时钟信号,并根据所选择接收的一组放大时钟信号,输出一组差分电平信号;输出驱动模块,用于将一组差分电平信号转换成2N路LVPECL电平输出,以提高时钟驱动带载能力;带隙基准模块,用于为输入放大模块、通道选择模块和输出驱动模块提供偏置信号。本发明通过模块设计和合理布局,优化相位噪声,实现低抖动、低偏斜和较好通道一致性的时钟驱动器。

    一种正交解调器芯片
    6.
    发明授权

    公开(公告)号:CN114421990B

    公开(公告)日:2024-07-12

    申请号:CN202111642702.6

    申请日:2021-12-29

    IPC分类号: H04B1/40

    摘要: 本发明提出了一种正交解调器芯片,其基本功能为实现信号频率的转换。其输入信号为射频信号,输出信号为基带信号,通过外加本振信号,实现对信号的下变频处理。正交信号发生器采用SCL分频器将输入的差分本振信号分频,并生成四路同频互为90°相位差的本振信号,该信号经过放大及缓冲送入混频器;混频器将输入的射频信号转换为电流信号,与本振信号进行混频,在阻性负载内相加并馈入后级输出缓冲器;输出缓冲器将混频后的IQ正交信号输出,并通过片内电阻实现固定阻抗,实现宽带阻抗匹配;上述三个部分均通过偏置模块提供直流偏置。输入射频信号差分形式;本振信号为差分形式或单端形式;输出基带信号为IQ正交信号,频率为本振与射频信号频率的差。

    一种正交解调器芯片
    8.
    发明公开

    公开(公告)号:CN114421990A

    公开(公告)日:2022-04-29

    申请号:CN202111642702.6

    申请日:2021-12-29

    IPC分类号: H04B1/40

    摘要: 本发明提出了一种正交解调器芯片,其基本功能为实现信号频率的转换。其输入信号为射频信号,输出信号为基带信号,通过外加本振信号,实现对信号的下变频处理。正交信号发生器采用SCL分频器将输入的差分本振信号分频,并生成四路同频互为90°相位差的本振信号,该信号经过放大及缓冲送入混频器;混频器将输入的射频信号转换为电流信号,与本振信号进行混频,在阻性负载内相加并馈入后级输出缓冲器;输出缓冲器将混频后的IQ正交信号输出,并通过片内电阻实现固定阻抗,实现宽带阻抗匹配;上述三个部分均通过偏置模块提供直流偏置。输入射频信号差分形式;本振信号为差分形式或单端形式;输出基带信号为IQ正交信号,频率为本振与射频信号频率的差。