用于ADC芯片的测试设备及方法
    2.
    发明公开

    公开(公告)号:CN114325301A

    公开(公告)日:2022-04-12

    申请号:CN202111368082.1

    申请日:2021-11-18

    IPC分类号: G01R31/28

    摘要: 本发明实施例提供一种用于ADC芯片的测试设备及方法,属于芯片测试技术领域。所述设备包括:电源变换模块、运算放大器、以及ATE,所述电源变换模块用于将所述ATE的DPS模块输出的单电源电压变换成满足所述运算放大器的驱动电源需求的双电源电压;所述运算放大器用于对所述ATE输出的第一测试信号进行放大以生成第二测试信号,所述第二测试信号满足被测ADC芯片的输入幅度需求;所述被测ADC芯片对所述第二测试信号进行模数转换并将模数转换后的信号输入至所述ATE;以及所述ATE用于基于所述模数转换后的信号获得并输出所述被测ADC芯片的测试参数。所述技术方案能够实现要求高摆幅输入的ADC芯片的测试。另外,具有成本低、体积小、易于编程控制等优点。

    一种反馈调节型振荡器
    3.
    发明授权

    公开(公告)号:CN112422122B

    公开(公告)日:2022-01-14

    申请号:CN202011219344.3

    申请日:2020-11-04

    IPC分类号: H03L7/099

    摘要: 本发明提供一种反馈调节型振荡器,属于集成电路技术领域。所述振荡器包括:电流源电路,用于输出三路偏置电流;充放电电路,用于根据所述第一路偏置电流进行充放电,并将对应产生的频率信号转变为电压信号并输出;运放电路,用于响应于所述第二路偏置电流开始工作,以将所述电压信号进行放大并输出;电流控制振荡器,用于根据所述第三路偏置电流,将放大后的电压信号转变成电流信号,再将该电流信号转变为频率形式的时钟信号并输出;以及数字逻辑电路,用于将所述时钟信号转变成时钟控制信号并输出以及将所述时钟控制信号反馈给所述充放电电路及电流源电路。本发明可以满足低压、低功耗、高精度特性中的任意一者或多者的要求。

    一种反馈调节型振荡器
    4.
    发明公开

    公开(公告)号:CN112422122A

    公开(公告)日:2021-02-26

    申请号:CN202011219344.3

    申请日:2020-11-04

    IPC分类号: H03L7/099

    摘要: 本发明提供一种反馈调节型振荡器,属于集成电路技术领域。所述振荡器包括:电流源电路,用于输出三路偏置电流;充放电电路,用于根据所述第一路偏置电流进行充放电,并将对应产生的频率信号转变为电压信号并输出;运放电路,用于响应于所述第二路偏置电流开始工作,以将所述电压信号进行放大并输出;电流控制振荡器,用于根据所述第三路偏置电流,将放大后的电压信号转变成电流信号,再将该电流信号转变为频率形式的时钟信号并输出;以及数字逻辑电路,用于将所述时钟信号转变成时钟控制信号并输出以及将所述时钟控制信号反馈给所述充放电电路及电流源电路。本发明可以满足低压、低功耗、高精度特性中的任意一者或多者的要求。

    真随机数发生器
    5.
    发明授权

    公开(公告)号:CN110554855B

    公开(公告)日:2021-10-12

    申请号:CN201910859035.3

    申请日:2019-09-11

    IPC分类号: G06F7/58

    摘要: 本发明公开了一种真随机数发生器,该真随机数发生器包括低频时钟单元,所述低频时钟单元具有慢振荡器,该慢振荡器包括:跨阻放大器、迟滞比较器、电荷泵、跨导放大器、第一电容以及电压缓冲器。跨阻放大器包括:运算放大器、第一电阻、第二电阻、第三电阻以及第四电阻。该真随机数发生器的jitter值在低频时钟输出频率确定的情况下只与跨阻放大器的噪声电阻、噪声带宽、噪声电压增益这三个参数相关,在噪声电阻和噪声带宽在比较小的情况下,通过增大噪声电压增益得到比较大的噪声电压标准差,即可以设计出比较大的低频时钟jitter,增大随机数的性能,并且可以减少电路的功耗和面积。

    基于非公开加密算法的mesh网络加密方案

    公开(公告)号:CN110267267A

    公开(公告)日:2019-09-20

    申请号:CN201910688083.0

    申请日:2019-07-29

    IPC分类号: H04W12/00 H04L29/06

    摘要: 本发明公开了一种基于非公开加密算法的mesh网络加密方案,其使用网络秘钥和应用秘钥两级秘钥对数据进行加解密,所述网络秘钥采用AES算法在网络层上对数据进行加解密,所述应用秘钥采用AES算法和非公开加密算法两种加解密算法在上传输层对数据进行加解密。该基于非公开加密算法的mesh网络加密方案为了保证Mesh网络的通用性和覆盖范围,其网络层的网络秘钥的加解密维持传统的方式不变,而在上传输层的应用秘钥则需要支持AES-CCM、非公开加密算法两种加解密算法,进而在mesh两层加密中引入非公开加密算法对核心的应用数据进行进一步的保护,由于非公开加密算法不公开,通常仅以IP的形式存在于芯片中,所以保密效果要好于AES算法。

    真随机数发生器
    7.
    发明公开

    公开(公告)号:CN110554855A

    公开(公告)日:2019-12-10

    申请号:CN201910859035.3

    申请日:2019-09-11

    IPC分类号: G06F7/58

    摘要: 本发明公开了一种真随机数发生器,该真随机数发生器包括低频时钟单元,所述低频时钟单元具有慢振荡器,该慢振荡器包括:跨阻放大器、迟滞比较器、电荷泵、跨导放大器、第一电容以及电压缓冲器。跨阻放大器包括:运算放大器、第一电阻、第二电阻、第三电阻以及第四电阻。该真随机数发生器的jitter值在低频时钟输出频率确定的情况下只与跨阻放大器的噪声电阻、噪声带宽、噪声电压增益这三个参数相关,在噪声电阻和噪声带宽在比较小的情况下,通过增大噪声电压增益得到比较大的噪声电压标准差,即可以设计出比较大的低频时钟jitter,增大随机数的性能,并且可以减少电路的功耗和面积。