-
公开(公告)号:CN105681005B
公开(公告)日:2023-05-09
申请号:CN201610100913.X
申请日:2016-02-24
申请人: 卡斯柯信号有限公司
IPC分类号: H04L1/22
摘要: 本发明涉及一种具有身份识别的双主仲裁机制安全系统,包括冗余子系统、第三方仲裁设备以及第三设备,所述的冗余子系统包括互为冗余的第一设备和第二设备,所述的第一设备和第二设备均拥有唯一的ID标识,第三方仲裁设备分别与第一设备和第二设备连接,所述的第三设备与冗余子系统的主机设备通信连接;所述的冗余子系统中作为主机的设备,把自己的ID标识信息发送给第三方仲裁设备,第三方仲裁设备在一个周期内只回复一个设备的ID标识,主机设备把收到的第三方仲裁设备回复的信息融合进自己待发送的数据中,并把数据发送给与其通信连接的第三设备。与现有技术相比,本发明能够确保输出有效数据的唯一性等优点。
-
公开(公告)号:CN112286715A
公开(公告)日:2021-01-29
申请号:CN202011007247.8
申请日:2020-09-23
申请人: 卡斯柯信号有限公司
IPC分类号: G06F11/10
摘要: 本发明涉及一种基于编码技术的安全输出方法及装置,该方法包括以下步骤:步骤1、准备安全数据:通道1准备当前周期本通道的安全数据;通道2准备当前周期本通道的安全数据;步骤2、计算校验码:通道1根据本通道的安全数据计算对应的校验码CODE_1;通道2根据本通道的安全数据计算对应的校验码CODE_2;步骤3、交互双通道的校验码:通道1和通道2分别将步骤2中计算的本通道校验码传给对方通道;步骤4、计算安全码;步骤5、生成输出消息;步骤6、对外输出消息。与现有技术相比,本发明具有以下优点:设计更紧凑的机笼,降低系统成本,增强了系统的可配置性等。
-
公开(公告)号:CN111221534A
公开(公告)日:2020-06-02
申请号:CN201911422694.7
申请日:2019-12-31
申请人: 卡斯柯信号有限公司
摘要: 本发明涉及一种模块化嵌入式软件交叉编译烧录装置及方法,用于在Windows环境下适配不同的上层应用软件,通过相异编译器生成目标模块两个通道的可执行文件,该装置包括筛选器、C编译器、汇编器、链接器和烧录器,所述的筛选器一端连接应用软件模块,另一端分别连接C编译器和汇编器,所述的C编译器、汇编器和第三方库文件分别连接链接器,所述的链接器的输出连接烧录器。与现有技术相比,本发明以下优点:能够有效减少前期搭建两套交叉编译开发环境的繁琐过程。
-
公开(公告)号:CN107678337A
公开(公告)日:2018-02-09
申请号:CN201710897758.3
申请日:2017-09-28
申请人: 卡斯柯信号有限公司
IPC分类号: G05B19/042
CPC分类号: G05B19/0423 , G05B2219/25257
摘要: 本发明涉及一种用于控制轨道交通信号的主控单元结构,该结构为一个向母板提供了一系列通讯及控制端口的子板卡,所述的子板卡上集成了两套对称相同的电路结构,分别为通道A和通道B,所述的通道A和通道B各包含一个CPU最小系统、接口和电源电路。与现有技术相比,本发明在电源和数据处理上具有更深入的监控和校验功能,具有更好的独立性和可靠性。
-
公开(公告)号:CN103929424B
公开(公告)日:2017-06-06
申请号:CN201410158066.3
申请日:2014-04-18
申请人: 卡斯柯信号有限公司
IPC分类号: H04L29/06
摘要: 本发明涉及一种软硬件结合的三取二安全数据处理与仲裁方法及其装置,该方法包括两种三取二操作,分别为对数据处理模块的系统状态的三取二操作和对输出模块的输出数据的三取二操作,所述对系统状态的三取二操作由软件仲裁模块完成,所述对输出数据的三取二操作由硬件仲裁模块完成;所述的装置包括第一通道、第二通道、第三通道和硬件仲裁模块,三个通道分别包括对应主处理器和硬件比较器,三个主处理器两两连接,并分别与各自对应通道的硬件比较器连接,三个硬件比较器分别与硬件仲裁模块连接。与现有技术相比,本发明具有高效、可靠等优点。
-
-
公开(公告)号:CN103144657B
公开(公告)日:2015-07-22
申请号:CN201310085072.6
申请日:2013-03-15
申请人: 卡斯柯信号有限公司
IPC分类号: B61L27/00
摘要: 本发明涉及一种带校验板的通用轨旁安全平台主处理子系统,包括依次连接的双通道运算板、表决板、输出接口以及校验板,该校验板的输入端与表决板连接,输出端与输出接口连接;将数据输入到双通道的运算板上进行计算,然后将运算结果送入表决板进行表决,表决板在表决结果的同时生成校核字,表决板将生成的校核字传给校验板后,由校验板进行校核字正确性的判断,并安全切断校验失败的最终对外输出。与现有技术相比,本发明在传统的2取2组合故障安全架构的基础上,迭加了反应故障安全和固有故障安全,并通过安全切断控制最终输出,提高了整体MPS的安全性,同时降低了系统的复杂度和难度,具有良好的扩展性和通用性。
-
公开(公告)号:CN103885844A
公开(公告)日:2014-06-25
申请号:CN201410112327.8
申请日:2014-03-25
申请人: 卡斯柯信号有限公司
IPC分类号: G06F11/00
摘要: 本发明涉及一种基于角色变换的双口RAM数据高速安全交互方法及装置,其中装置包括包括两个CPU系统、双口RAM和时钟模块,其中方法包括:1)初始化;2)将双口RAM分为数据交互区和状态交互区,其中数据交互区包括发送缓冲区和接收缓冲区,将发送缓冲区和接收缓冲区均分配三种角色区块:写入区块、读出区块和测试区块;3)若读出区块读完,将该区块变换为测试区块;4)若写入区块写完,将该区块变换为读出区块;5)若测试区块测试完,将该区块变换为写入区块;6)当时钟信号计数值达到接收发送周期,对三个区块进行角色轮换。与现有技术相比,本发明具有预防发现双口RAM硬件随机失效引起的数据失效或丢失、操作方便等优点。
-
公开(公告)号:CN103144657A
公开(公告)日:2013-06-12
申请号:CN201310085072.6
申请日:2013-03-15
申请人: 卡斯柯信号有限公司
IPC分类号: B61L27/00
摘要: 本发明涉及一种带校验板的通用轨旁安全平台主处理子系统,包括依次连接的双通道运算板、表决板、输出接口以及校验板,该校验板的输入端与表决板连接,输出端与输出接口连接;将数据输入到双通道的运算板上进行计算,然后将运算结果送入表决板进行表决,表决板在表决结果的同时生成校核字,表决板将生成的校核字传给校验板后,由校验板进行校核字正确性的判断,并安全切断校验失败的最终对外输出。与现有技术相比,本发明在传统的2取2组合故障安全架构的基础上,迭加了反应故障安全和固有故障安全,并通过安全切断控制最终输出,提高了整体MPS的安全性,同时降低了系统的复杂度和难度,具有良好的扩展性和通用性。
-
公开(公告)号:CN115509809A
公开(公告)日:2022-12-23
申请号:CN202211138679.1
申请日:2022-09-19
申请人: 卡斯柯信号有限公司
摘要: 一种轨道交通信号控制系统的集中式重启方法,在主控板卡中存储主控板卡和所有从板卡的可恢复软熔丝,所述可恢复软熔丝中存储着对应板卡的重启宽恕次数;对主控板卡和所有从板卡进行IBIT上电自检和CBIT在线自检,主控板卡令IBIT上电自检不通过的板卡宕机,同时将IBIT上电自检不通过的板卡的可恢复软熔丝中的重启宽恕次数减1,主控板卡令CBIT在线自检不通过的板卡重启,同时将CBIT在线自检不通过的板卡的可恢复软熔丝中的重启宽恕次数减1。本发明利用主控板卡集中维护系统各板卡的重启控制功能,提高了维护效率,降低了从板卡的软硬件设计复杂度,重启控制软熔丝增加了可自动恢复及宽恕功能,提高了系统可用性,不需要人工介入维修,降低了维护成本。
-
-
-
-
-
-
-
-
-