一种碳化硅MOSFET开通延时计算方法及其应用

    公开(公告)号:CN114548013B

    公开(公告)日:2024-07-23

    申请号:CN202210254942.7

    申请日:2022-03-15

    IPC分类号: G06F30/367

    摘要: 一种碳化硅MOSFET开通延时计算方法,包括碳化硅MOSFET开关暂态分析等效电路,包括:ugs达到阈值电压Vth前,列写驱动回路KVL方程和KCL方程;按照IEC标准,当ugs大小为10%的驱动正压VGH时,时间t的值为开通延时的起点ta;ugs达到阈值电压Vth后,列写驱动回路KCL方程、KVL方程,将id与ugs建模为线性关系,得到此阶段ugs表达式;利用饱和电流表达式修正id,求导得到电流变化率,根据主功率回路KVL方程,求得uds的表达式;按照IEC标准,当uds达到到90%的负载电压VDD时,时间t的值为开通延时的终点tb;求得tb与ta之间的差值,即为开通延时td(on)。

    一种传输线阻抗匹配的Rogowski电流传感器

    公开(公告)号:CN117825781A

    公开(公告)日:2024-04-05

    申请号:CN202410018645.1

    申请日:2024-01-05

    IPC分类号: G01R19/00

    摘要: 本发明提供了一种传输线阻抗匹配的Rogowski电流传感器,属于电流测量领域,电流传感器包括Rogowski线圈、无源积分器、传输线驱动器、同轴传输线、驱动器电源连接线、阻抗匹配电阻及有源积分器;Rogowski线圈与无源积分器的输入端口连接,无源积分器的输出端口与传输线驱动器的输入端口连接,传输线驱动器的输出端口与同轴传输线连接,传输线驱动器的电源端与驱动器电源连接线连接;同轴传输线与有源积分器的信号输入端口连接;驱动器电源连接线与有源积分器的电源网络连接;阻抗匹配电阻并联连接于有源积分器的信号输入端口。本发明能够准确测量高频率的电流。

    一种碳化硅MOSFET开通延时计算方法及其应用

    公开(公告)号:CN114548013A

    公开(公告)日:2022-05-27

    申请号:CN202210254942.7

    申请日:2022-03-15

    IPC分类号: G06F30/367

    摘要: 一种碳化硅MOSFET开通延时计算方法,包括碳化硅MOSFET开关暂态分析等效电路,包括:ugs达到阈值电压Vth前,列写驱动回路KVL方程和KCL方程;按照IEC标准,当ugs大小为10%的驱动正压VGH时,时间t的值为开通延时的起点ta;ugs达到阈值电压Vth后,列写驱动回路KCL方程、KVL方程,将id与ugs建模为线性关系,得到此阶段ugs表达式;利用饱和电流表达式修正id,求导得到电流变化率,根据主功率回路KVL方程,求得uds的表达式;按照IEC标准,当uds达到到90%的负载电压VDD时,时间t的值为开通延时的终点tb;求得tb与ta之间的差值,即为开通延时td(on)。

    一种并联电容器组叠层母排的寄生电感建模和测量方法

    公开(公告)号:CN117034678A

    公开(公告)日:2023-11-10

    申请号:CN202310841712.5

    申请日:2023-07-11

    摘要: 并联电容器组叠层母排的寄生电感建模和测量方法,包括:建立并联电容器叠层母排的基本结构;建立叠层母排自感和互感的电路模型;对叠层母排中的自感和互感进行解耦,建立电感计算模型。本发明提出的多个电容器并联叠层母排寄生电感计算模型的建立方法,实现了对叠层母排各回路自感和回路间互感的解耦,可以对任意数量电容器并联的叠层母排的寄生电感进行计算;通过有限元仿真设计了一种可抵消对叠层母排寄生电感测量影响的夹具,消除了夹具在测量时与叠层母排之间产生互感的影响;提出多电容器并联叠层母排寄生电感的测量方法,实现了多电容器并联叠层母排寄生电感的直接测量。

    一种应用于暂态录波型故障指示器的录波同步方法

    公开(公告)号:CN109116187A

    公开(公告)日:2019-01-01

    申请号:CN201811007916.4

    申请日:2018-08-31

    IPC分类号: G01R31/08

    摘要: 本发明公开了一种应用于暂态录波型故障指示器的录波同步方法,该方法用于解决暂态录波型故障指示器100µs同步录波要求及低功耗要求。汇集单元向采集单元发送对时指令,同时实现通信时序和数据采样的对时;采集单元记录对时时刻之后的首个采样点位置,及两次对时点位置的差值;故障发生时其他采集单元通过对接收到的故障相的采样点位置及差值信息进行简单的逻辑判断确定波形数据提取区域及提取方式,实现录波同步。本发明避免了通信中唤醒帧的发送与接收,简化了对时应答机制,省去了复杂的晶振补偿算法及采样点增加时标属性的方式,提高了CPU的执行效率,保证了录波同步精度,满足了采集单元的低功耗要求。