一种驱动电路
    1.
    发明授权

    公开(公告)号:CN110136667B

    公开(公告)日:2021-06-04

    申请号:CN201910372591.8

    申请日:2019-05-06

    Inventor: 何曾 张坤 黄敏君

    Abstract: 本发明提供一种驱动电路,包括:系统芯片,提供启动信号,并根据启动信号生成相互之间具有预设的延迟时间的第一时钟信号;电平转换电路,电平转化电路的输入端与系统芯片的输出端连接,电平转换电路的输出端与阵列基板栅极驱动电路的输入端连接,用于接收每个第一时钟信号,并将每个第一时钟信号进行电平转换得到对应的第二时钟信号,以及将第二时钟信号输出至阵列基板栅极驱动电路中;其中,电平转化电路包括至少两个相互并联的电平转换芯片,并且每个电平转换芯片接收的第一时钟信号不重复。本发明的有益效果:驱动不同需求的阵列基板栅极驱动电路,而且电路设计简单,以降低使用成本。

    一种在并行信号线上实现信号传输等时长的方法

    公开(公告)号:CN107466155A

    公开(公告)日:2017-12-12

    申请号:CN201710674869.8

    申请日:2017-08-09

    CPC classification number: H05K1/0248

    Abstract: 本发明提供了一种在并行信号线上实现信号传输等时长的方法,应用于连接有存储器的印制电路中,其中,包括以下步骤:将一已知长度的并行信号线定义为标准并行信号线,并对标准并行信号线进行测试以获取一电信号于标准并行信号线中的传输速度;测试第一并行信号线中的电信号经过过孔区的一延迟时间以及经过非过孔区的一第一传输时间;将延迟时间以及第一时间定义为一基准时间;根据第一基准时间以及电信号的传输速度获取第二并行信号线的长度。其技术方案的有益效果在于,克服了现有技术中将经过过孔和不经过过孔的并行信号线设置为等长度,存在的信号传输延迟的缺陷。

    一种片上系统芯片
    3.
    发明授权

    公开(公告)号:CN108509372B

    公开(公告)日:2022-04-01

    申请号:CN201810165115.4

    申请日:2018-02-27

    Abstract: 本发明涉及集成电路技术领域,尤其涉及一种片上系统芯片,包括相连接的一中央处理器和一视频处理模块;视频处理模块根据自身运算功耗需求实时向中央处理器输送反馈信号;还包括:一脉宽调制模块,连接中央处理器;反馈信号具有一第一反馈状态、一第二反馈状态和一第三反馈状态;脉宽调制模块接收并根据控制指令,选择运行在第一模式或第二模式或第三模式下;电源模块,分别连接脉宽调制模块和中央处理器;脉宽调制模块运行在第一模式下时,输出占空比大于0且小于1的脉冲信号至电源模块中;运行在第三模式下时,输出电平值恒定为1的第二信号;能够兼容使得输出的脉冲信号的占空比为0和1的情况,扩大了脉宽调制模块输出的信号的占空比量程。

    一种获取二级负压的电路

    公开(公告)号:CN109949774B

    公开(公告)日:2022-01-21

    申请号:CN201910336938.3

    申请日:2019-04-24

    Inventor: 何曾 张坤 黄敏君

    Abstract: 本发明提供一种获取二级负压的电路,应用于阵列基板栅极驱动电路中;其中,包括:输入端,用于提供第一负压;输出端,用于输出第二负压至阵列基板栅极驱动电路中;负升压电路,设置在输入端和输出端之间,用于将第一负压调整为第二负压。本发明的有益效果在于:通过在输入端和输出端之间设置负升压电路以获取精准的第二负压。

    一种驱动电路
    5.
    发明公开

    公开(公告)号:CN110136667A

    公开(公告)日:2019-08-16

    申请号:CN201910372591.8

    申请日:2019-05-06

    Inventor: 何曾 张坤 黄敏君

    Abstract: 本发明提供一种驱动电路,包括:系统芯片,提供启动信号,并根据启动信号生成相互之间具有预设的延迟时间的第一时钟信号;电平转换电路,电平转化电路的输入端与系统芯片的输出端连接,电平转换电路的输出端与阵列基板栅极驱动电路的输入端连接,用于接收每个第一时钟信号,并将每个第一时钟信号进行电平转换得到对应的第二时钟信号,以及将第二时钟信号输出至阵列基板栅极驱动电路中;其中,电平转化电路包括至少两个相互并联的电平转换芯片,并且每个电平转换芯片接收的第一时钟信号不重复。本发明的有益效果:驱动不同需求的阵列基板栅极驱动电路,而且电路设计简单,以降低使用成本。

    一种Tconless接口的兼容装置

    公开(公告)号:CN110087008A

    公开(公告)日:2019-08-02

    申请号:CN201910258184.4

    申请日:2019-04-01

    Inventor: 何曾 张坤 黄敏君

    Abstract: 本发明提供一种Tconless接口的兼容装置,其中,包括:主板,用于输出第一协议对应的第一信号,用以驱动以第一信号工作的显示屏;转接板,与主板连接,用于将第一信号转接为第二协议对应的第二信号,用以驱动以第二信号工作的显示屏。本发明的有益效果在于:通过设置有第一协议的主板,以及设置将第一协议对应的第一信号转化为第二协议对应的第二信号的转接板,从而通过转接板就可以实现对采用不同的Tconless接口的液晶屏的连接,进而降低开发成本。

    一种TCONLESS板的硬件调试方法

    公开(公告)号:CN110310586B

    公开(公告)日:2022-12-20

    申请号:CN201910471050.0

    申请日:2019-05-31

    Inventor: 何曾 张坤 黄敏君

    Abstract: 本发明提供一种TCONLESS板的硬件调试方法,其中,应用于液晶屏中,液晶屏包括TCONLESS板和驱动板;硬件调试方法包括提供一调试列表,调试列表设置有调试步骤,根据调试步骤对TCONLESS板进行调试。本发明的有益效果在于:通过调试列表可以使得操作人员按照调试步骤对TCONLESS板进行调试,从而一次性排查TCONLESS板的性能问题,并且可以快速定位问题,避免反复进行调试,进而降低资源和时间成本,以及加快开发进度。

    一种在并行信号线上实现信号传输等时长的方法

    公开(公告)号:CN107466155B

    公开(公告)日:2020-10-09

    申请号:CN201710674869.8

    申请日:2017-08-09

    Abstract: 本发明提供了一种在并行信号线上实现信号传输等时长的方法,应用于连接有存储器的印制电路中,其中,包括以下步骤:将一已知长度的并行信号线定义为标准并行信号线,并对标准并行信号线进行测试以获取一电信号于标准并行信号线中的传输速度;测试第一并行信号线中的电信号经过过孔区的一延迟时间以及经过非过孔区的一第一传输时间;将延迟时间以及第一时间定义为一基准时间;根据第一基准时间以及电信号的传输速度获取第二并行信号线的长度。其技术方案的有益效果在于,克服了现有技术中将经过过孔和不经过过孔的并行信号线设置为等长度,存在的信号传输延迟的缺陷。

Patent Agency Ranking