-
公开(公告)号:CN107238769A
公开(公告)日:2017-10-10
申请号:CN201710398347.X
申请日:2017-05-31
Applicant: 晶晨半导体(上海)股份有限公司
IPC: G01R31/00
CPC classification number: G01R31/001
Abstract: 本发明涉及芯片走线的静电释放能力,尤其涉及一种分析芯片走线的静电释放能力方法。一种分析芯片走线的静电释放能力的方法,所述芯片设置于一PCB板上,通过静电枪对处于工作状态的芯片在一预设电压范围内逐步调大电压,以对芯片的各个走线进行打击,从而找到静电释放能力最薄弱的地方。本发明通过对芯片以及PCB板的各走线施加逐步增大的电压,以对各走线进行打击,从而找到芯片和板子上最薄弱的地方,来分析其静电释放的能力。
-
公开(公告)号:CN107466155A
公开(公告)日:2017-12-12
申请号:CN201710674869.8
申请日:2017-08-09
Applicant: 晶晨半导体(上海)股份有限公司
IPC: H05K1/02
CPC classification number: H05K1/0248
Abstract: 本发明提供了一种在并行信号线上实现信号传输等时长的方法,应用于连接有存储器的印制电路中,其中,包括以下步骤:将一已知长度的并行信号线定义为标准并行信号线,并对标准并行信号线进行测试以获取一电信号于标准并行信号线中的传输速度;测试第一并行信号线中的电信号经过过孔区的一延迟时间以及经过非过孔区的一第一传输时间;将延迟时间以及第一时间定义为一基准时间;根据第一基准时间以及电信号的传输速度获取第二并行信号线的长度。其技术方案的有益效果在于,克服了现有技术中将经过过孔和不经过过孔的并行信号线设置为等长度,存在的信号传输延迟的缺陷。
-
公开(公告)号:CN107172321B
公开(公告)日:2021-08-10
申请号:CN201710344506.8
申请日:2017-05-16
Applicant: 晶晨半导体(上海)股份有限公司
Abstract: 本发明涉及显示通讯技术,尤其涉及一种降低数字显示接口的电磁干扰的方法,提供一数字显示接口,其中,数字显示接口为V‑by‑One接口,V‑by‑One接口的信号频率为3.00~3.12GHz;以及一种显示装置,包括显示屏和解码板,解码板通过数字显示接口与显示屏连接,数字显示接口采用如上的降低数字显示接口的电磁干扰的方法;上述技术方案够降低数字显示接口带来的电磁干扰,提高数字显示接口的兼容性。
-
公开(公告)号:CN107466155B
公开(公告)日:2020-10-09
申请号:CN201710674869.8
申请日:2017-08-09
Applicant: 晶晨半导体(上海)股份有限公司
IPC: H05K1/02
Abstract: 本发明提供了一种在并行信号线上实现信号传输等时长的方法,应用于连接有存储器的印制电路中,其中,包括以下步骤:将一已知长度的并行信号线定义为标准并行信号线,并对标准并行信号线进行测试以获取一电信号于标准并行信号线中的传输速度;测试第一并行信号线中的电信号经过过孔区的一延迟时间以及经过非过孔区的一第一传输时间;将延迟时间以及第一时间定义为一基准时间;根据第一基准时间以及电信号的传输速度获取第二并行信号线的长度。其技术方案的有益效果在于,克服了现有技术中将经过过孔和不经过过孔的并行信号线设置为等长度,存在的信号传输延迟的缺陷。
-
公开(公告)号:CN107172321A
公开(公告)日:2017-09-15
申请号:CN201710344506.8
申请日:2017-05-16
Applicant: 晶晨半导体(上海)股份有限公司
Abstract: 本发明涉及显示通讯技术,尤其涉及一种降低数字显示接口的电磁干扰的方法,提供一数字显示接口,其中,数字显示接口为V‑by‑One接口,V‑by‑One接口的信号频率为3.00~3.12GHz;以及一种显示装置,包括显示屏和解码板,解码板通过数字显示接口与显示屏连接,数字显示接口采用如上的降低数字显示接口的电磁干扰的方法;上述技术方案够降低数字显示接口带来的电磁干扰,提高数字显示接口的兼容性。
-
-
-
-