-
公开(公告)号:CN110225655A
公开(公告)日:2019-09-10
申请号:CN201910580151.1
申请日:2019-06-28
Applicant: 晶晨半导体(上海)股份有限公司
Abstract: 本发明涉及集成电路技术领域,尤其涉及一种集成电路板的组装方法,其中包括,步骤S1、将整个集成电路板分为核心电路板与外围电路板;步骤S2、根据引脚定义分别对核心电路板与外围电路板的接口进行处理,以将核心电路板嵌入至外围电路板的开口处;步骤S3、分别对核心电路板与外围电路板进行组装,以焊接完成集成电路板。本发明的技术方案有益效果在于:该组装方法设计灵活,通过设定接口可搭配不同的核心电路板与外围电路板,节省时间和成本,进而加快产品的开发进度,适合量产。
-
公开(公告)号:CN110162321B
公开(公告)日:2023-07-28
申请号:CN201910372593.7
申请日:2019-05-06
Applicant: 晶晨半导体(上海)股份有限公司
IPC: G06F8/65 , G06F9/4401
Abstract: 本发明提供一种引导加载程序的更新方法,应用于智能终端中,其中,智能终端包括存储芯片和电源电路,智能终端的输出端提供预设的第一电压输出至存储芯片的一端,电源电路将预设的第一电压转化为预设的第二电压输出至存储芯片的另一端,存储芯片在预设的第一电压和预设的第二电压下工作;更新方法包括以下步骤:步骤S1,将智能终端断电;步骤S2,切断电源电路,使得电源电路将第一电压转化为一第三电压,并输出至存储芯片的另一端,以使得存储芯片无法被读取;步骤S3,将智能终端上电,并对存储芯片进行预设时间的烧录直至烧录完成。本发明的有益效果在于,无需更换存储芯片就可以实现存储芯片中的代码升级,减少代码的升级成本。
-
公开(公告)号:CN109975617A
公开(公告)日:2019-07-05
申请号:CN201910326171.6
申请日:2019-04-23
Applicant: 晶晨半导体(上海)股份有限公司
Abstract: 本发明涉及测试电路技术领域,尤其涉及一种匹配晶体负载电容的测试电路及测试方法,一处理单元,处理单元用于根据一时钟信号,以时钟信号为基本频率工作并产生一测试信号;时钟信号由一时钟单元和一分频单元产生,分频单元的输入端连接时钟单元的输出端,时钟单元用于产生一时钟源信号,分频单元将时钟源信号分频处理以得到时钟信号;通过检测测试信号的输出频率,以调试时钟单元的匹配容值。有益效果在于:通过检测测试信号的输出频率,调整时钟单元的匹配容值,进而使得测试电路完全匹配,采用这种方式匹配出来的负载电容,能和晶体完全匹配,并达到很高的精度,满足产品的稳定性。
-
公开(公告)号:CN109960677A
公开(公告)日:2019-07-02
申请号:CN201910228946.6
申请日:2019-03-25
Applicant: 晶晨半导体(上海)股份有限公司
IPC: G06F13/40
Abstract: 本发明涉及电子线路技术领域,尤其涉及一种用于USB接口的扩展电路,其中包括,一开关电路,开关电路用于切换USB接口的ID引脚的电平状态;一主机模式单元,连接于切换模式电源与一隔离元件之间,用于输出切换模式电源,使得USB接口的ID引脚的电平降低;一主外设模式单元,连接于隔离元件与USB接口之间,用于停止输出切换模式电源,使得USB接口的ID引脚的电平升高。有益效果在于:能够解决片上芯片系统中通过一个USB接口,能够控制USB接口的ID引脚的电平变化,同时能够满足用户连接主机设备和外接设备的需求,并且线路简单,成本较低,不需要额外增加OTG线,使用方便,能满足客户OTG功能。
-
公开(公告)号:CN109960677B
公开(公告)日:2023-04-28
申请号:CN201910228946.6
申请日:2019-03-25
Applicant: 晶晨半导体(上海)股份有限公司
IPC: G06F13/40
Abstract: 本发明涉及电子线路技术领域,尤其涉及一种用于USB接口的扩展电路,其中包括,一开关电路,开关电路用于切换USB接口的ID引脚的电平状态;一主机模式单元,连接于切换模式电源与一隔离元件之间,用于输出切换模式电源,使得USB接口的ID引脚的电平降低;一主外设模式单元,连接于隔离元件与USB接口之间,用于停止输出切换模式电源,使得USB接口的ID引脚的电平升高。有益效果在于:能够解决片上芯片系统中通过一个USB接口,能够控制USB接口的ID引脚的电平变化,同时能够满足用户连接主机设备和外接设备的需求,并且线路简单,成本较低,不需要额外增加OTG线,使用方便,能满足客户OTG功能。
-
公开(公告)号:CN107517540B
公开(公告)日:2020-03-10
申请号:CN201710656511.2
申请日:2017-08-03
Applicant: 晶晨半导体(上海)股份有限公司
IPC: H05K1/02 , H04N21/426
Abstract: 本发明提供一种散热装置及一种多媒体终端,适用于具有DDR的嵌入式系统功能模块,功能模块包括电路板以及布设在电路板上的电路结构,电路结构包括主控模块、存储模块及信号模块,主控模块分别连接存储模块和信号模块,存储模块为双倍速率同步动态随机存储器,散热装置为片状,散热装置设置在电路板上;散热装置覆盖主控模块和信号模块,散热装置上设有一对应存储模块的缺口,缺口位于存储模块的上方。本发明的有益效果:通过在DDR区域开口,将DDR的反射带来的干扰能量通过散热装置的缺口处释放,解决DDR工作信号通过散热装置产生反射会干扰覆盖区域内的存储器模块发出的敏感信号的问题,不用增加电路成本,不用改版产品的结构设计。
-
公开(公告)号:CN110162321A
公开(公告)日:2019-08-23
申请号:CN201910372593.7
申请日:2019-05-06
Applicant: 晶晨半导体(上海)股份有限公司
IPC: G06F8/65 , G06F9/4401
Abstract: 本发明提供一种引导加载程序的更新方法,应用于智能终端中,其中,智能终端包括存储芯片和电源电路,智能终端的输出端提供预设的第一电压输出至存储芯片的一端,电源电路将预设的第一电压转化为预设的第二电压输出至存储芯片的另一端,存储芯片在预设的第一电压和预设的第二电压下工作;更新方法包括以下步骤:步骤S1,将智能终端断电;步骤S2,切断电源电路,使得电源电路将第一电压转化为一第三电压,并输出至存储芯片的另一端,以使得存储芯片无法被读取;步骤S3,将智能终端上电,并对存储芯片进行预设时间的烧录直至烧录完成。本发明的有益效果在于,无需更换存储芯片就可以实现存储芯片中的代码升级,减少代码的升级成本。
-
公开(公告)号:CN107238769A
公开(公告)日:2017-10-10
申请号:CN201710398347.X
申请日:2017-05-31
Applicant: 晶晨半导体(上海)股份有限公司
IPC: G01R31/00
CPC classification number: G01R31/001
Abstract: 本发明涉及芯片走线的静电释放能力,尤其涉及一种分析芯片走线的静电释放能力方法。一种分析芯片走线的静电释放能力的方法,所述芯片设置于一PCB板上,通过静电枪对处于工作状态的芯片在一预设电压范围内逐步调大电压,以对芯片的各个走线进行打击,从而找到静电释放能力最薄弱的地方。本发明通过对芯片以及PCB板的各走线施加逐步增大的电压,以对各走线进行打击,从而找到芯片和板子上最薄弱的地方,来分析其静电释放的能力。
-
公开(公告)号:CN107517540A
公开(公告)日:2017-12-26
申请号:CN201710656511.2
申请日:2017-08-03
Applicant: 晶晨半导体(上海)股份有限公司
IPC: H05K1/02 , H04N21/426
Abstract: 本发明提供一种散热装置及一种多媒体终端,适用于具有DDR的嵌入式系统功能模块,功能模块包括电路板以及布设在电路板上的电路结构,电路结构包括主控模块、存储模块及信号模块,主控模块分别连接存储模块和信号模块,存储模块为双倍速率同步动态随机存储器,散热装置为片状,散热装置设置在电路板上;散热装置覆盖主控模块和信号模块,散热装置上设有一对应存储模块的缺口,缺口位于存储模块的上方。本发明的有益效果:通过在DDR区域开口,将DDR的反射带来的干扰能量通过散热装置的缺口处释放,解决DDR工作信号通过散热装置产生反射会干扰覆盖区域内的存储器模块发出的敏感信号的问题,不用增加电路成本,不用改版产品的结构设计。
-
-
-
-
-
-
-
-