-
公开(公告)号:CN101069240A
公开(公告)日:2007-11-07
申请号:CN200680001334.4
申请日:2006-07-18
申请人: 松下电器产业株式会社
CPC分类号: G11B20/1403 , G11B20/10222 , H03L7/091 , H03L7/1976 , H04L7/02 , H04L7/033
摘要: 一种从重放信号中抽取定时信息的前馈式定时抽取装置,其中,频率比率计算部(2)利用重放信号的特定模式及其出现间隔求出重新信号的频率与频率合成器(6)的输出时钟的频率的频率比率。控制部(4)控制频率合成器(6)的分频率使得由上述频率比率计算部(2)计算出的频率比率为设定值。因此,与将频率合成器(6)的输出时钟取为较高频率的固定速率时钟的情况相比,不需要使数字电路高速动作。因此,即使在信号的重放频率(重放速率)随时间发生变化的情况下,间隔抽取固定时钟的比率也将保持恒定,从而能够使功耗降低。
-
公开(公告)号:CN101051263A
公开(公告)日:2007-10-10
申请号:CN200710092127.0
申请日:1998-06-05
申请人: 松下电器产业株式会社
CPC分类号: G06F7/76
摘要: 本发明提供了一种在显示面板上能自动重写地显示信息的方法,该方法的特征在于,通过预先根据颜色分类、存储形状相同但颜色不同的多个象素部件,并按照电信息处理装置的指令使象素部件移动并配置在各个被分割成多个象素区的显示面板的象素区中,使一个静止图案出现在显示面板上,若该静止图案所希望的时间已过去,则从显示面板回收象素部件,并根据颜色对象素部件分类后使其返回到原来的存储位置。
-
公开(公告)号:CN1784743A
公开(公告)日:2006-06-07
申请号:CN200480012024.3
申请日:2004-06-11
申请人: 松下电器产业株式会社
摘要: 在使用于抽出与再生数据同步的时钟的同步时钟抽出电路的相位误差检测电路中,交叉基准值生成部(72),将由相位误差算出部(71)算出的上升相位误差数据(S3)作为上升交叉基准值(S5)输入给上升交叉检测部(70a),同样将算出下降相位误差数据(S4)作为下降交叉基准值(S6)输出给下降交叉检测部(70b)。两交叉检测部(70a、70b),各自算出样品点的再生数据值和上述输入的交叉基准值(交叉偏差值)(S5、S6)的差值,当连续的样品点的两个差值一方为负而另一方为正的情况下,输出上升及下降交叉检测信号。因此,俘获波段被扩大。
-
公开(公告)号:CN103299540A
公开(公告)日:2013-09-11
申请号:CN201180063081.4
申请日:2011-05-23
申请人: 松下电器产业株式会社
CPC分类号: H02P7/00 , G11B5/5526 , G11B5/59622 , G11B21/083 , G11B21/106 , H02P7/04 , H02P7/29 , H02P25/028 , H02P25/034
摘要: 本发明的致动器驱动装置具备:数字滤波器(10),其用被反馈的数字信号进行转矩指令数字信号的相位补偿;数字PWM生成部(11),其根据数字滤波器的输出,生成被脉冲宽度调制后的多个PWM控制信号;H桥部(12),其根据多个PWM控制信号来切换输出第1以及第2端子电压;第1以及第2连续时间Δ∑A/D变换器(13),其对第1以及第2端子电压分别进行A/D变换;和反馈滤波器(14),其进行第1以及第2连续时间Δ∑A/D变换器的输出的抽取处理并向数字滤波器反馈数字信号。
-
公开(公告)号:CN102460973A
公开(公告)日:2012-05-16
申请号:CN200980159761.9
申请日:2009-11-02
申请人: 松下电器产业株式会社
CPC分类号: H03D13/003 , H03L7/087 , H03L2207/50
摘要: 本发明提供一种数字PLL电路、半导体集成电路、显示装置。相位比较电路(111)对基准时钟(CKR1)和振荡时钟(CKV1)各自的过渡次数进行计数,并将基准时钟的过渡次数达到基准计数值(RR1)为止的期间设定为相位比较期间,并且将目标计数值(C103)与相位比较期间内的振荡时钟的过渡次数(振荡计数值(C102))之差作为相位误差值(PP1)来检测,其中,目标计数值(C103)是根据期望的振荡频率相对基准时钟(CKR1)的频率的倍率值(DD1)、和基准计数值(RR1)而得到的值。平滑化电路(12)对相位误差值(PP1)进行平滑化。数字控制振荡电路(13)根据由平滑化电路进行平滑化之后的相位误差值,控制振荡时钟(CKV1)的频率。
-
公开(公告)号:CN101548326B
公开(公告)日:2012-04-11
申请号:CN200880000903.2
申请日:2008-07-08
申请人: 松下电器产业株式会社
CPC分类号: G11B20/1403 , G11B20/10009 , G11B20/10046 , G11B20/10222 , G11B20/10425 , G11B2220/2562
摘要: 本发明提供一种同步型再现信号处理装置,在反复检测再现数据与时钟的相位误差并根据其相位误差生成与再现信号同步的时钟时,滤波处理部(34)对来自相位误差计算部(33)的当前时刻之前的相位误差序列进行使用例如由多个抽头的FIR滤波器进行加权运算的滤波处理,对减轻了混入该相位误差序列中的噪声的影响的基准值进行反馈修正来进行生成。交叉检测部(32)检测被采样的再现数据交叉由上述滤波处理部(34)生成的基准值时的定时。因此,能够不限制其被反馈的基准值的动态范围而有效地利用,并可同时实现抗噪性的强化。
-
公开(公告)号:CN102187579A
公开(公告)日:2011-09-14
申请号:CN200980141717.5
申请日:2009-03-13
申请人: 松下电器产业株式会社
CPC分类号: H03L7/087 , H03L7/091 , H03L2207/50
摘要: 本发明提供一种数字PLL电路及通信装置。在输出具有以频率控制字(频率比率)对参考信号的频率进行了规定倍率后的频率的时钟信号的数字PLL电路中,RPA电路(101)逐次对具有小数成分的频率控制字(FCW)进行加法运算。该RPA电路(101)的输出被输入到微小相位误差生成器(107)。在该相位误差生成器(107)中,基于所述频率控制字(FCW)的逐次加法运算值的小数部,生成参考信号(REF)的实际的振幅值附近的多个阈值,并基于这些阈值,计算出所述参考信号(REF)的振幅值以及与该振幅值对应的参考信号REF的相位误差,从而计算出参考信号(REF)与输出时钟(CKV1)之间的微小相位误差。因此,即使在频率控制字包含小数成分的情况下,也能够以小面积、低功耗计算并修正参考信号与输出时钟之间的残留微小相位误差。
-
公开(公告)号:CN101101538A
公开(公告)日:2008-01-09
申请号:CN200710141073.2
申请日:1998-06-05
申请人: 松下电器产业株式会社
IPC分类号: G06F7/76
CPC分类号: G06F7/76
摘要: 本发明公开一种运算装置,具有将从外部输入的数字数据作为P位的数字数据进行存储的输入寄存器101、存储Q位的数字数据的输出寄存器107和将从输入寄存器101输出的P位的数字数据102作为第1输入数据、将从输出寄存器输出的Q位的数字数据103作为第2输入数据并根据从外部输入的控制数据104从第1输入数据102的位和第2输入数据103的位中选择应输出其值的位从而将由该选择的位的值构成的Q位的数字数据106向输出寄存器107输出的输出位选择单元105,该运算装置用于图象处理系统,适合于高速地进行代码的多路化处理或分离处理。
-
公开(公告)号:CN102365825A
公开(公告)日:2012-02-29
申请号:CN200980158354.6
申请日:2009-08-19
申请人: 松下电器产业株式会社
CPC分类号: H03H11/04 , H03H17/0223 , H03H2017/0247 , H04L25/02 , H04L27/36 , H04L27/38 , H04L27/3845
摘要: 在使用数字滤波器和DAC的滤波器电路中,滤波器电路(1)具备2个并联构成的数字滤波器(2)、DAC(3)、LPF(5)。在DAC(3)内具备2个并联构成的解码器(3)、并行/串行转换器(8)、开关驱动器(9)、和开关(10)。PLL电路(4)向DAC(3)提供基准时钟(CLK1)。在上述DAC(3)内具备分频器(6)。上述分频器(6)2分频上述基准时钟(CLK1),将此2分频时钟(CLK2)提供给DAC(3)内的并行处理部(2个解码器(7)及并行/串行转换器(8))、和上述2个数字滤波器(2)。因此,就能容易地确保定时余量,可在几GHz左右的高速通信中使用。
-
公开(公告)号:CN101568967A
公开(公告)日:2009-10-28
申请号:CN200880001307.6
申请日:2008-09-22
申请人: 松下电器产业株式会社
CPC分类号: G11B20/10009 , G11B20/10046 , G11B20/10222 , G11B20/10425 , G11B20/14 , G11B2220/2537 , H03L7/091 , H04L7/0334
摘要: 本发明提供一种相位比较器,在提取同步于再生数据的时钟的同步时钟提取电路中使用。零交叉检出部(701)根据再生数据,输出上升交叉检出信号、下降交叉检出信号、作为连续的3个采样数据的3个相位误差候补。上升和下降基准值保持部(703、704)输出上升基准值和下降基准值。相位误差算出部(702),在接收所述上升或下降交叉检出信号时,将包含零交叉采样数据的3个采样数据中的与所述上升或下降基准值的绝对差最小的采样数据作为相位误差输出。该相位误差作为计算下一个相位误差时的上升或下降基准值,被保持在所述上升或下降基准值保持部(703、704)中。因此,实现了较大的捕捉范围。
-
-
-
-
-
-
-
-
-