处理器、图像处理系统和处理方法

    公开(公告)号:CN101051263A

    公开(公告)日:2007-10-10

    申请号:CN200710092127.0

    申请日:1998-06-05

    IPC分类号: G06F7/76 H04N7/26

    CPC分类号: G06F7/76

    摘要: 本发明提供了一种在显示面板上能自动重写地显示信息的方法,该方法的特征在于,通过预先根据颜色分类、存储形状相同但颜色不同的多个象素部件,并按照电信息处理装置的指令使象素部件移动并配置在各个被分割成多个象素区的显示面板的象素区中,使一个静止图案出现在显示面板上,若该静止图案所希望的时间已过去,则从显示面板回收象素部件,并根据颜色对象素部件分类后使其返回到原来的存储位置。

    相位误差检测电路及同步时钟抽出电路

    公开(公告)号:CN1784743A

    公开(公告)日:2006-06-07

    申请号:CN200480012024.3

    申请日:2004-06-11

    IPC分类号: G11B20/14 H04L7/033

    摘要: 在使用于抽出与再生数据同步的时钟的同步时钟抽出电路的相位误差检测电路中,交叉基准值生成部(72),将由相位误差算出部(71)算出的上升相位误差数据(S3)作为上升交叉基准值(S5)输入给上升交叉检测部(70a),同样将算出下降相位误差数据(S4)作为下降交叉基准值(S6)输出给下降交叉检测部(70b)。两交叉检测部(70a、70b),各自算出样品点的再生数据值和上述输入的交叉基准值(交叉偏差值)(S5、S6)的差值,当连续的样品点的两个差值一方为负而另一方为正的情况下,输出上升及下降交叉检测信号。因此,俘获波段被扩大。

    数字PLL电路、半导体集成电路、显示装置

    公开(公告)号:CN102460973A

    公开(公告)日:2012-05-16

    申请号:CN200980159761.9

    申请日:2009-11-02

    摘要: 本发明提供一种数字PLL电路、半导体集成电路、显示装置。相位比较电路(111)对基准时钟(CKR1)和振荡时钟(CKV1)各自的过渡次数进行计数,并将基准时钟的过渡次数达到基准计数值(RR1)为止的期间设定为相位比较期间,并且将目标计数值(C103)与相位比较期间内的振荡时钟的过渡次数(振荡计数值(C102))之差作为相位误差值(PP1)来检测,其中,目标计数值(C103)是根据期望的振荡频率相对基准时钟(CKR1)的频率的倍率值(DD1)、和基准计数值(RR1)而得到的值。平滑化电路(12)对相位误差值(PP1)进行平滑化。数字控制振荡电路(13)根据由平滑化电路进行平滑化之后的相位误差值,控制振荡时钟(CKV1)的频率。

    数字PLL电路及通信装置
    7.
    发明公开

    公开(公告)号:CN102187579A

    公开(公告)日:2011-09-14

    申请号:CN200980141717.5

    申请日:2009-03-13

    IPC分类号: H03L7/087 H03L7/085

    摘要: 本发明提供一种数字PLL电路及通信装置。在输出具有以频率控制字(频率比率)对参考信号的频率进行了规定倍率后的频率的时钟信号的数字PLL电路中,RPA电路(101)逐次对具有小数成分的频率控制字(FCW)进行加法运算。该RPA电路(101)的输出被输入到微小相位误差生成器(107)。在该相位误差生成器(107)中,基于所述频率控制字(FCW)的逐次加法运算值的小数部,生成参考信号(REF)的实际的振幅值附近的多个阈值,并基于这些阈值,计算出所述参考信号(REF)的振幅值以及与该振幅值对应的参考信号REF的相位误差,从而计算出参考信号(REF)与输出时钟(CKV1)之间的微小相位误差。因此,即使在频率控制字包含小数成分的情况下,也能够以小面积、低功耗计算并修正参考信号与输出时钟之间的残留微小相位误差。

    处理器
    8.
    发明公开

    公开(公告)号:CN101101538A

    公开(公告)日:2008-01-09

    申请号:CN200710141073.2

    申请日:1998-06-05

    IPC分类号: G06F7/76

    CPC分类号: G06F7/76

    摘要: 本发明公开一种运算装置,具有将从外部输入的数字数据作为P位的数字数据进行存储的输入寄存器101、存储Q位的数字数据的输出寄存器107和将从输入寄存器101输出的P位的数字数据102作为第1输入数据、将从输出寄存器输出的Q位的数字数据103作为第2输入数据并根据从外部输入的控制数据104从第1输入数据102的位和第2输入数据103的位中选择应输出其值的位从而将由该选择的位的值构成的Q位的数字数据106向输出寄存器107输出的输出位选择单元105,该运算装置用于图象处理系统,适合于高速地进行代码的多路化处理或分离处理。