第一级跨导电流复用的两级放大器电路

    公开(公告)号:CN118740060A

    公开(公告)日:2024-10-01

    申请号:CN202410701039.X

    申请日:2024-05-31

    摘要: 本申请涉及一种第一级跨导电流复用的两级放大器电路,包括:共模负反馈放大器、第一级放大电路和第二级放大电路,其中,第一级放大电路包括输入差分对管、尾电流管和第一有源负载管组件;第二级放大电路包括伪差分输入对管、共源共栅管组件和第二有源负载管组件,由此,得到最终电压放大结果,该结构可以避免引入额外电源电压,使其没有额外电压裕度的浪费,在不采用互补输入的情况下对跨导产生的电流进行二次利用,既提高了电流效率,又避免增加放大器的输入寄生电容;相比互补输入结构而言,该结构既可以省略额外的输入偏置电路,节约放大器总面积,又能够使得放大器有相对较高的增益和带宽。

    基于输出采样反馈的低噪声参考驱动电路

    公开(公告)号:CN118353458A

    公开(公告)日:2024-07-16

    申请号:CN202410243691.1

    申请日:2024-03-04

    IPC分类号: H03M1/08 H03M1/12

    摘要: 本申请涉及电路开发技术领域,特别涉及一种基于输出采样反馈的低噪声参考驱动电路,该电路包括:单转差电路和驱动电路,其中,单转差电路用于输出第一偏置电压和第二偏置电压;驱动电路包括第一电容和开关电容网络、第二电容和开关电容网络,驱动电路用于根据第一电容和开关电容网络采集的上一时刻第一驱动电压和第一偏置电压输出当前时刻第一驱动电压,并根据第二电容和开关电容网络采集的上一时刻第二驱动电压和第二偏置电压输出第二驱动电压。由此,解决了后级抽取电流带来的电压抖动问题,以及复制支路带来的功耗、噪声等问题,利用电容和开关电容构成采样反馈网络,避免了复制支路的引入,降低电路功耗的同时减少了输出噪声。

    基于Dummy比较器的模数转换装置、方法、设备及介质

    公开(公告)号:CN118353457A

    公开(公告)日:2024-07-16

    申请号:CN202410234079.8

    申请日:2024-03-01

    IPC分类号: H03M1/08 H03M1/46

    摘要: 本申请涉及一种基于Dummy比较器的模数转换装置、方法、设备及介质,其中,包括:辅助转换器,用于提供目标输入电压;Dummy比较器,用于对目标输入电压进行比较分析操作,得到目标输入电压对应的目标电平概率值;控制器,用于对初始模拟信号进行模数转换,得到初始模拟信号对应的初始转换结果和转换残差,且根据预先构建的电压‑概率查找表和转换残差修正初始转换结果,以生成最终的转换结果。由此,解决了现有技术中比较器的噪声分布随环境发生变化,难以获取精确的比较器噪声分布,使得残差估计的偏差较大,极大限制了ADC信噪比的改善等问题。

    一种全连接的多波束相控阵架构、芯片以及电子设备

    公开(公告)号:CN117767005A

    公开(公告)日:2024-03-26

    申请号:CN202410151664.1

    申请日:2024-02-02

    申请人: 清华大学

    摘要: 本发明提供了一种全连接的多波束相控阵架构、芯片以及电子设备,涉及天线技术领域。多个天线通道中每个天线通道,通过功率分配网络与多个移相衰减通道连接;每个天线通道对应的多个移相衰减通道,与其它天线通道对应的多个移相衰减通道,通过全连接结构的功率合成网络与多个波束输出接口连接;其中,波束输出接口的数量与每个天线通道对应的移相衰减通道的数量相等;功率分配网络的传输线由50ohm传输线构成,功率合成网络的传输线由多抽头8字型电感构成。本发明采用新的整体架构以及全新的全连接的功率分配/合成方案,在芯片紧凑的版图面积下可以得到较好的射频性能和通道一致性。多波束相控阵架构的对称性高、版图面积小、插入损耗低。

    一种网格状的多波束相控阵架构、芯片以及电子设备

    公开(公告)号:CN117748130A

    公开(公告)日:2024-03-22

    申请号:CN202410151669.4

    申请日:2024-02-02

    申请人: 清华大学

    摘要: 本发明提供了一种网格状的多波束相控阵架构、芯片以及电子设备,涉及天线技术领域。多个天线通道分成两组,分别布局于芯片版图的上、下两侧;多个天线通道通过功率分配网络与多个移相衰减通道连接,多个移相衰减通道组成n×n的网格状结构;多个移相衰减通道通过功率合成网络与多个波束输出接口连接;多个波束输出接口分成两组,分别布局于芯片版图的左、右两侧;其中,功率分配网络的传输线由50ohm传输线构成,功率合成网络的传输线由多抽头8字型电感构成。本发明采用新的整体架构以及全新的网格状的功率分配/合成方案,在芯片紧凑的版图面积下可以得到较好的射频性能和通道一致性。多波束相控阵架构的对称性高、版图面积小、扩展性强。

    一种小数分频锁相环和数字时间转换器控制方法

    公开(公告)号:CN116743163A

    公开(公告)日:2023-09-12

    申请号:CN202310524713.7

    申请日:2023-05-10

    申请人: 清华大学

    摘要: 本申请提供了一种小数分频锁相环和数字时间转换器控制方法,涉及射频技术领域,该锁相环包括:第一电路、参考时钟单元、数字时间转换器、相位域比较器、微分积分调制器和非线性矫正电路;第一电路包括:鉴相器、滤波器、振荡器和多模分频器;相位域比较器被配置用于根据多模分频器输出的分频信号,和,数字时间转换器输出的调制后时钟信号,输出相位误差信号;相位域比较器的输出连接至非线性矫正电路;微分积分调制器被配置用于向所述非线性矫正电路输出量化误差信号;非线性矫正电路被配置用于根据相位误差信号和量化误差信号,向数字时间转换器输出控制信号,以对数字时间转换器进行控制。

    基于DAC的四电平脉冲幅度调制高速串口发射机结构

    公开(公告)号:CN115694527A

    公开(公告)日:2023-02-03

    申请号:CN202211293270.7

    申请日:2022-10-21

    申请人: 清华大学

    IPC分类号: H04B1/04 H03M1/12

    摘要: 本发明提供了基于DAC的四电平脉冲幅度调制高速串口发射机结构、高速串口发射机以及电子设备,涉及集成电路设计领域。低速数字合路器接收多路并行低速不归零码数据信号对其进行合路,产生8路高速不归零码数据信号并传输至四电平脉冲幅度调制模块;四电平脉冲幅度调制模块接收8路高速不归零码数据信号,将其转换为4路四电平脉冲幅度调制信号并传输至模拟合路模块;模拟合路模块接收4路四电平脉冲幅度调制信号对其进行合路,并进行2‑tap的前馈均衡产生1路串行高速数据信号进行输出。本发明采用模拟合路器进行数据合路,同时实现前馈均衡。工作速率高、合路速率高、拓展带宽、结构简化、面积小、功耗低,减小了输出节点的寄生电容。

    一种直接调制的数字发射机和发射机的调制发射方法

    公开(公告)号:CN112953879B

    公开(公告)日:2022-08-30

    申请号:CN202110361204.8

    申请日:2021-04-02

    申请人: 清华大学

    IPC分类号: H04L27/36 H04L27/38

    摘要: 本发明实施例公开了一种直接调制的数字发射机和发射机的调制发射方法,该发射机包括:振荡模块和调制发射模块;振荡模块,用于产生N相位的本振信号;调制发射模块包括:N个输出单元,调制发射模块用于通过每一相位的本振信号驱动一个输出单元以完成幅度调制:基于原始码流控制每个相位相应输出单元中子单元的打开数量K,以控制每一相位输出信号的权重完成幅度调制;调制发射模块,还用于将N个输出单元的输出信号进行逻辑运算后,合成正QAM的调制信号并通过天线进行发送。本发明实施例提供的直接调制的数字发射机和发射机的调制发射方法,可降低功耗。

    毫米波功率分配网络
    9.
    发明公开

    公开(公告)号:CN114285388A

    公开(公告)日:2022-04-05

    申请号:CN202111494319.0

    申请日:2021-12-08

    申请人: 清华大学

    IPC分类号: H03H7/38

    摘要: 本发明提供一种毫米波功率分配网络,其中,所述毫米波功率分配网络可以包括:第一通路和第二通路,其中,所述第一通路和所述第二通路镜像设置并共用第一端口;所述第一通路设置有第一传输线和第一LCLCL高阶网络,所述第二通路设置有第二传输线和第二LCLCL高阶网络,其中,所述第一LCLCL高阶网络或所述第二LCLCL高阶网络的单位面积阻抗值大于阻抗阈值。通过本发明提供的毫米波功率分配网络,可以提高功率分配网络的集成度和频谱利用率。

    高速比较器直流失调数字辅助自校准系统及控制方法

    公开(公告)号:CN104283558B

    公开(公告)日:2017-06-20

    申请号:CN201310284696.0

    申请日:2013-07-08

    申请人: 清华大学

    IPC分类号: H03M1/10

    摘要: 本发明公开了一种高速比较器直流失调数字辅助自校准系统及控制方法:系统由含补偿电流源阵列的可配置比较器、自校准数字算法模块和时序信号产生电路构成。自校准数字算法模块可根据可配置比较器的输出数字,采用有符号编码方式产生两组数字信号以控制补偿电流源阵列的开关状态,进而校准比较器的直流失调电压直至可调节精度范围内。比较器中预放大级的带宽可配置以优化不同采样率下的功耗。