-
公开(公告)号:CN107924219B
公开(公告)日:2022-03-04
申请号:CN201680044544.5
申请日:2016-06-14
申请人: 英特尔公司
IPC分类号: G06F1/3203 , G06F1/324 , G06F1/329 , G06F1/3237 , G06F12/0831 , G06F1/3293 , G06F13/14 , G06F9/38 , G06F15/78
摘要: 在一个实施例中,处理器包括用于执行指令的核以及耦合到该核的核周边逻辑。核周边逻辑可包括耦合到核的结构接口逻辑。进而,结构接口逻辑可包括第一存储,用于在核处于低功率状态时存储核的状态信息,并且使在核与非核之间耦合的管芯间互连在核进入低功率状态期间能被维持在活跃状态。描述了其他实施例并要求它们的权利。
-
公开(公告)号:CN107924219A
公开(公告)日:2018-04-17
申请号:CN201680044544.5
申请日:2016-06-14
申请人: 英特尔公司
CPC分类号: G06F1/3203 , G06F1/04 , G06F1/26 , G06F1/263 , G06F1/3237 , G06F1/324 , G06F1/3243 , G06F1/329 , G06F1/3293 , G06F9/38 , G06F15/163 , G06F15/17 , Y02D10/122 , Y02D10/126 , Y02D10/128 , Y02D10/152 , Y02D10/24 , Y02D50/20
摘要: 在一个实施例中,处理器包括用于执行指令的核以及耦合到该核的核周边逻辑。核周边逻辑可包括耦合到核的结构接口逻辑。进而,结构接口逻辑可包括第一存储,用于在核处于低功率状态时存储核的状态信息,并且使在核与非核之间耦合的管芯间互连在核进入低功率状态期间能被维持在活跃状态。描述了其他实施例并要求它们的权利。
-
公开(公告)号:CN108227896B
公开(公告)日:2024-03-12
申请号:CN201711136876.9
申请日:2017-11-16
申请人: 英特尔公司
摘要: 本申请公开了用于并行多步骤功率管理流程的指令和逻辑。公开了并行多步骤功率管理流程装置和使用其的方法。在一个实施例中,集成电路包括:多个处理实体,用于执行操作;功率控制器,耦合到多个处理实体以控制多个处理实体的功率管理;以及多个代理,其中多个代理中的每一个能操作以通过响应于接收自功率控制器的多个请求而使用调度器分别地调度并且执行多个功率控制流程阶段来执行处理实体中的一个的功率控制流程,并且每个代理能操作以在完成多个功率控制流程阶段时发送多个确认,每个阶段有一个确认。
-
公开(公告)号:CN107710103B
公开(公告)日:2021-06-29
申请号:CN201680030748.3
申请日:2016-05-26
申请人: 英特尔公司
IPC分类号: G06F1/3225 , G06F11/10 , G06F3/06 , G06F1/3234 , G06F1/3296 , G06F1/3237
摘要: 诸系统和方法可以提供在管理第二域的状态的第一域中确定该第二域处于该状态中,以及在该第一域中确定当该第二域在状态中时,周期性动作已经被调度在该第二域中发生。附加地,该周期性动作可以被记载为关于该第二域的未命中事件。在一个示例中,将该周期性动作记载为未命中事件包括递增未命中事件计数器。
-
公开(公告)号:CN101278299A
公开(公告)日:2008-10-01
申请号:CN200680036340.3
申请日:2006-07-27
申请人: 英特尔公司
摘要: 本发明的实施例一般涉及用于计算系统功能部件激活机制的设备、方法和系统。在一个实施例中,计算系统接收远程生成的功能部件激活信息。计算系统将远程生成的功能部件激活信息与内置功能部件激活机制比较。在一个实施例中,如果远程生成的功能部件激活信息与内置功能部件激活机制匹配,则激活该计算系统的功能部件。还描述了其他实施例并且对这些其他实施例要求权利。
-
公开(公告)号:CN107003711B
公开(公告)日:2021-02-02
申请号:CN201580063823.1
申请日:2015-10-12
申请人: 英特尔公司
IPC分类号: G06F1/3234 , G06F1/30
摘要: 公开了用于缓解计算设备中的电压下降的系统、方法以及设备。一种示例性装置包括:多个阈值寄存器,所述多个阈值寄存器用于存储对应的电压下降阈值;以及接口,所述接口用于接收指示处理器核或域的许可证模式的许可证授予消息。所述许可证模式对应于所述处理器核或域中的所选执行单元集合。所述装置还包括电压下降校正模块,所述电压下降校正模块用于:基于所述许可证授予消息中所指示的所述许可证模式,从所述多个电压下降寄存器中选择所述电压下降阈值中的一个;并且将所述处理器核或域中的电压下降与所选电压下降阈值进行比较。基于所述比较,所述装置触发电压下降校正过程。
-
公开(公告)号:CN107710103A
公开(公告)日:2018-02-16
申请号:CN201680030748.3
申请日:2016-05-26
申请人: 英特尔公司
IPC分类号: G06F1/32
CPC分类号: G06F1/3296 , G06F1/3225 , G06F1/3237 , G06F1/3275 , G06F3/0604 , G06F3/0625 , G06F3/0653 , G06F3/0673 , Y02D10/128 , Y02D10/14 , Y02D10/172
摘要: 诸系统和方法可以提供在管理第二域的状态的第一域中确定该第二域处于该状态中,以及在该第一域中确定当该第二域在状态中时,周期性动作已经被调度在该第二域中发生。附加地,该周期性动作可以被记载为关于该第二域的未命中事件。在一个示例中,将该周期性动作记载为未命中事件包括递增未命中事件计数器。
-
公开(公告)号:CN107003711A
公开(公告)日:2017-08-01
申请号:CN201580063823.1
申请日:2015-10-12
申请人: 英特尔公司
IPC分类号: G06F1/32
摘要: 公开了用于缓解计算设备中的电压下降的系统、方法以及设备。一种示例性装置包括:多个阈值寄存器,所述多个阈值寄存器用于存储对应的电压下降阈值;以及接口,所述接口用于接收指示处理器核或域的许可证模式的许可证授予消息。所述许可证模式对应于所述处理器核或域中的所选执行单元集合。所述装置还包括电压下降校正模块,所述电压下降校正模块用于:基于所述许可证授予消息中所指示的所述许可证模式,从所述多个电压下降寄存器中选择所述电压下降阈值中的一个;并且将所述处理器核或域中的电压下降与所选电压下降阈值进行比较。基于所述比较,所述装置触发电压下降校正过程。
-
公开(公告)号:CN114489306B
公开(公告)日:2024-05-10
申请号:CN202210144973.7
申请日:2016-06-14
申请人: 英特尔公司
IPC分类号: G06F1/3203 , G06F1/3237 , G06F1/324 , G06F1/329 , G06F1/3293 , G06F9/38 , G06F12/0831 , G06F15/78
摘要: 本申请公开了遮蔽处理器的核的功率状态。在一个实施例中,处理器包括用于执行指令的核以及耦合到该核的核周边逻辑。核周边逻辑可包括耦合到核的结构接口逻辑。进而,结构接口逻辑可包括第一存储,用于在核处于低功率状态时存储核的状态信息,并且使在核与非核之间耦合的管芯间互连在核进入低功率状态期间能被维持在活跃状态。描述了其他实施例并要求它们的权利。
-
公开(公告)号:CN116097196A
公开(公告)日:2023-05-09
申请号:CN202180052147.3
申请日:2021-09-24
申请人: 英特尔公司
发明人: V·加格 , A·瓦尔马 , K·西斯特拉 , N·古普塔 , N·S·巴里加尔 , S·王 , N·帕丽特 , T·卡姆 , A·普兰达雷 , U·古普塔 , S·陈 , D·沙皮拉 , S·文努戈帕尔 , S·舍姆杜帕蒂 , R·帕里克 , E·迪阿默 , P·桑帕斯 , P·K·坎杜拉 , Y·班萨尔 , D·穆拉 , M·图兰诺斯基 , S·哈克 , A·赫德里奇 , R·达斯
IPC分类号: G06F1/30
摘要: 分级功率管理(HPM)架构考虑了对功率管理控制器的缩放的限制、每个管芯处的自主性,并且向平台提供封装的统一视图。在最简单的层面上,HPM架构具有经由至少两个不同的通信结构进行通信的监管器和一个或多个受监管器功率管理单元(PMU)。每个PMU可以表现为特定域中的多个受监管器PMU的监管器。HPM解决了对包括一系列具有不同水平的功率和热管理的能力和需求的管芯的产品的这些需求。HPM作为统一的机制,可以跨越一系列不同能力和功能的管芯,这些管芯一起形成传统的片上系统(SoC)。HPM提供了对跨多样的管芯的集合的功率和热进行管理的基础。
-
-
-
-
-
-
-
-
-