-
公开(公告)号:CN114863869B
公开(公告)日:2024-09-24
申请号:CN202210395740.4
申请日:2022-04-15
Applicant: 西安交通大学
Abstract: 本发明公开了一种小间距LED全彩同步屏接收板及其工作方法,根据网络包的数据结构、待显示图像和LED显示屏架构设计FPGA和单片机的待处理内容、接口和资源,得到FPGA总体架构以及小间距LED全彩同步屏接收板系统的总体架构;使用单片机接收数据包,对数据包的命令部分进行命令解析,并通过SPI总线发送控制命令;利用FPGA总体架构接收控制命令,根据控制命令对数据进行处理;根据控制命令接收对应的图像数据并对图像数据进行处理;对处理后的图像数据进行图像校正;利用FPGA控制LED点阵扫描信号,通过HUB75接口控制LED驱动芯片点亮对应像素。本发明结合单片机和FPGA的特性,更好的完成对发送卡数据和命令的处理工作。
-
公开(公告)号:CN110798689B
公开(公告)日:2021-01-19
申请号:CN201910995370.6
申请日:2019-10-18
Applicant: 西安交通大学
IPC: H04N19/423
Abstract: 本发明公开了一种将NV12+格式转换为P010格式的方法,包括以下步骤;1)使用VMOVDQA命令,将YUV分量的8比特数据及附加的2比特数据分别移动到两个寄存器中;2)使用VPERMQ指令移动对齐的打包整数值,将存储在寄存器连续地址上的数据平均搬移至AVX寄存器的高低位地址上;3)使用VPUNPCKLBW指令将寄存器中的数据与0交织组合,即将寄存器中的数据与全0交叉组合间隔相放后置于寄存器中,在交叉组合之后,将NV12格式的数据D按字左移8位,其中,附加的2比特数据的数据C位置保持不变;4)通过VPADDW指令依次完成存放NV12的D数据的寄存器值与存放额外2比特的C数据的寄存器值的相加,完成NV12+格式至P010be格式的转换,该方法能够快速的将NV12+格式转换为P010格式。
-
公开(公告)号:CN110798689A
公开(公告)日:2020-02-14
申请号:CN201910995370.6
申请日:2019-10-18
Applicant: 西安交通大学
IPC: H04N19/423
Abstract: 本发明公开了一种将NV12+格式转换为P010格式的方法,包括以下步骤;1)使用VMOVDQA命令,将YUV分量的8比特数据及附加的2比特数据分别移动到两个寄存器中;2)使用VPERMQ指令移动对齐的打包整数值,将存储在寄存器连续地址上的数据平均搬移至AVX寄存器的高低位地址上;3)使用VPUNPCKLBW指令将寄存器中的数据与0交织组合,即将寄存器中的数据与全0交叉组合间隔相放后置于寄存器中,在交叉组合之后,将NV12格式的数据D按字左移8位,其中,附加的2比特数据的数据C位置保持不变;4)通过VPADDW指令依次完成存放NV12的D数据的寄存器值与存放额外2比特的C数据的寄存器值的相加,完成NV12+格式至P010be格式的转换,该方法能够快速的将NV12+格式转换为P010格式。
-
公开(公告)号:CN105025361B
公开(公告)日:2018-07-17
申请号:CN201510455029.3
申请日:2015-07-29
Applicant: 西安交通大学
IPC: H04N21/4402 , H04N21/472
Abstract: 本发明公开了一种实时台标消除方法,包括以下步骤:1)对原视频进行台标人工标记,标记出台标像素和台标的前一个背景像素所在行以及台标的像素点,根据标记出的台标像素和台标的前一个像素所在行以及台标的像素点设置台标像素控制信息;2)将台标像素控制信息读入FPGA缓存中;3)采集到视频信息的有效数据时,以行为单位从FPGA缓存中读取所述台标像素控制信息;4)根据台标像素控制信息读取出填充素材,将读取出的填充素材填充该行台标所在位置像素,并输出;5)非台标位置的像素直接输出;6)重复步骤2)、3)、4)及5),直至视频输出完成。本发明能够在视频采集的过程中实时的完成台标的消除,并且消除台标后视频的视觉效果好。
-
-
公开(公告)号:CN105025361A
公开(公告)日:2015-11-04
申请号:CN201510455029.3
申请日:2015-07-29
Applicant: 西安交通大学
IPC: H04N21/4402 , H04N21/472
CPC classification number: H04N21/4402 , H04N21/47205
Abstract: 本发明公开了一种实时台标消除方法,包括以下步骤:1)对原视频进行台标人工标记,标记出台标像素和台标的前一个背景像素所在行以及台标的像素点,根据标记出的台标像素和台标的前一个像素所在行以及台标的像素点设置台标像素控制信息;2)将台标像素控制信息读入FPGA缓存中;3)采集到视频信息的有效数据时,以行为单位从FPGA缓存中读取所述台标像素控制信息;4)根据台标像素控制信息读取出填充素材,将读取出的填充素材填充该行台标所在位置像素,并输出;5)非台标位置的像素直接输出;6)重复步骤2)、3)、4)及5),直至视频输出完成。本发明能够在视频采集的过程中实时的完成台标的消除,并且消除台标后视频的视觉效果好。
-
公开(公告)号:CN117522763A
公开(公告)日:2024-02-06
申请号:CN202311527725.1
申请日:2023-11-15
Applicant: 西安交通大学
Abstract: 本发明公开了一种基于图像显著特征的过曝光图像饱和像素检测方法及系统,获取待检测图像,对图像显著特征进行提取,获得图像灰度对比度特征值、空间邻域特征值、亮度颜色特征值;根据图像灰度对比度特征值、空间邻域特征值、亮度颜色特征值计算像素过曝光衡量指标Ψ;当像素过曝光衡量指标Ψ>0.5时,图像中对应像素点为过曝光点;根据过曝光点数占图像总像素点数的比例判定图像是否为过曝光图像。本发明检测出的图像中的过曝光点呈现出明显的区域性,且过曝光区域更加紧凑,表现出较强的整体性。
-
公开(公告)号:CN114863869A
公开(公告)日:2022-08-05
申请号:CN202210395740.4
申请日:2022-04-15
Applicant: 西安交通大学
Abstract: 本发明公开了一种小间距LED全彩同步屏接收板及其工作方法,根据网络包的数据结构、待显示图像和LED显示屏架构设计FPGA和单片机的待处理内容、接口和资源,得到FPGA总体架构以及小间距LED全彩同步屏接收板系统的总体架构;使用单片机接收数据包,对数据包的命令部分进行命令解析,并通过SPI总线发送控制命令;利用FPGA总体架构接收控制命令,根据控制命令对数据进行处理;根据控制命令接收对应的图像数据并对图像数据进行处理;对处理后的图像数据进行图像校正;利用FPGA控制LED点阵扫描信号,通过HUB75接口控制LED驱动芯片点亮对应像素。本发明结合单片机和FPGA的特性,更好的完成对发送卡数据和命令的处理工作。
-
公开(公告)号:CN113727159B
公开(公告)日:2022-07-12
申请号:CN202110955836.7
申请日:2021-08-19
Applicant: 西安交通大学
IPC: H04N21/426 , H04N21/4402
Abstract: 本发明公开一种集成条件接收模块处理多转发器节目的系统及方法,系统包括高频头、FPGA、控制器、智能卡以及调制器,高频头的输出端连接FPGA的输入端,FPGA与控制器连接,控制器与智能卡连接,FPGA的输出端连接调制器;控制器用于分析授权控制信息、授权管理信息的节目标识符值,并将有效的数据送给智能卡完成授权和获取控制字,将节目的控制字实时送给FPGA,FPGA用于对视音频数据解扰;使用一块集成CAM板卡,外加4个转发器和三张智能卡,可以同时完成4个转发器上高达56套加密节目的解密解扰,增加数字转发一体机的处理能力,以及大幅减小一体机解密部分占用的体积。
-
公开(公告)号:CN113727159A
公开(公告)日:2021-11-30
申请号:CN202110955836.7
申请日:2021-08-19
Applicant: 西安交通大学
IPC: H04N21/426 , H04N21/4402
Abstract: 本发明公开一种集成条件接收模块处理多转发器节目的系统及方法,系统包括高频头、FPGA、控制器、智能卡以及调制器,高频头的输出端连接FPGA的输入端,FPGA与控制器连接,控制器与智能卡连接,FPGA的输出端连接调制器;控制器用于分析授权控制信息、授权管理信息的节目标识符值,并将有效的数据送给智能卡完成授权和获取控制字,将节目的控制字实时送给FPGA,FPGA用于对视音频数据解扰;使用一块集成CAM板卡,外加4个转发器和三张智能卡,可以同时完成4个转发器上高达56套加密节目的解密解扰,增加数字转发一体机的处理能力,以及大幅减小一体机解密部分占用的体积。
-
-
-
-
-
-
-
-
-