-
公开(公告)号:CN107977227A
公开(公告)日:2018-05-01
申请号:CN201610920423.4
申请日:2016-10-21
申请人: 超威半导体公司 , 超威半导体(上海)有限公司
IPC分类号: G06F9/30
CPC分类号: G06F9/3851 , G06F9/30014 , G06F9/3013 , G06F9/3814 , G06F9/3836 , G06F9/3869 , G06F9/3885 , G06F15/80 , G06F2015/768 , G06F9/30145 , G06F9/30007
摘要: 处理元件在管线的级中实施且被配置成执行指令。第一多路复用器阵列将响应于所述指令在第一组指令中而将与所述指令相关联的信息提供给所述处理元件。第二多路复用器阵列将响应于所述指令在第二组指令中而将与所述指令相关联的信息提供给第一处理元件。控制单元将响应于所述指令在所述第二组中而对提供给所述第一多路复用器阵列的电力或时钟信号中的至少一者进行门控。
-
公开(公告)号:CN107977192A
公开(公告)日:2018-05-01
申请号:CN201610918142.5
申请日:2016-10-21
申请人: 超威半导体公司
CPC分类号: G06F9/3887 , G06F9/30014 , G06F9/30036 , G06F9/3893 , G06F7/5443 , G06F1/3237
摘要: 本公开涉及一种用于在多个算术逻辑单元(ALU)中执行多精度计算的方法和设备,其包括使第一单指令/多数据(SIMD)块通道装置与第二SIMD块通道装置配对以产生在所述第一与第二通道装置之间具有单层级交错的第一块对。使第三SIMD块通道装置与第四SIMD块通道装置配对以产生在所述第三与第四通道装置之间具有单层级交错的第二块对。在所述第一块对和所述第二块对处接收多个源输入。所述第一块对计算第一结果,且所述第二块对计算第二结果。
-
公开(公告)号:CN107977192B
公开(公告)日:2024-09-13
申请号:CN201610918142.5
申请日:2016-10-21
申请人: 超威半导体公司
IPC分类号: G06F7/544 , G06F1/3237
摘要: 本公开涉及一种用于在多个算术逻辑单元(ALU)中执行多精度计算的方法和设备,其包括使第一单指令/多数据(SIMD)块通道装置与第二SIMD块通道装置配对以产生在所述第一与第二通道装置之间具有单层级交错的第一块对。使第三SIMD块通道装置与第四SIMD块通道装置配对以产生在所述第三与第四通道装置之间具有单层级交错的第二块对。在所述第一块对和所述第二块对处接收多个源输入。所述第一块对计算第一结果,且所述第二块对计算第二结果。
-
公开(公告)号:CN108009976A
公开(公告)日:2018-05-08
申请号:CN201610953514.8
申请日:2016-10-27
申请人: 超威半导体公司
发明人: 陈家盛 , 安杰尔·E·索卡拉斯 , 迈克尔·曼托 , 邹云霄 , 何斌
IPC分类号: G06T1/20
CPC分类号: G06F15/8007 , G06F9/3001 , G06F9/30105 , G06F9/3012 , G06F9/30123 , G06F9/3828 , G06F9/3851 , G06F9/3887 , G06F9/3891 , G06F12/0875 , G06F12/0891 , G06F2212/604 , G06T1/20
摘要: 本发明公开了一种超级单指令多数据(SIMD)计算结构以及一种在所述超级SIMD中执行指令的方法。所述超级SIMD结构能够执行来自单线程或多线程的一个以上指令,并且包括:多个向量通用寄存器(VGPR);第一算术逻辑单元(ALU),所述第一ALU耦合到所述多个VGPR;第二ALU,所述第二ALU耦合到所述多个VGPR;以及目的地缓存(Do$),其经由旁路和转发逻辑而耦合到所述第一ALU、所述第二ALU,且接收所述第一ALU和所述第二ALU的输出。所述Do$保存多个指令结果,以便扩展操作数旁路网络,从而节省读取和写入事务的电力。还公开了一种包括多个超级SIMD的计算单元(CU)和小CU。
-
公开(公告)号:CN107977227B
公开(公告)日:2024-07-02
申请号:CN201610920423.4
申请日:2016-10-21
申请人: 超威半导体公司 , 超威半导体(上海)有限公司
IPC分类号: G06F9/30
摘要: 处理元件在管线的级中实施且被配置成执行指令。第一多路复用器阵列将响应于所述指令在第一组指令中而将与所述指令相关联的信息提供给所述处理元件。第二多路复用器阵列将响应于所述指令在第二组指令中而将与所述指令相关联的信息提供给第一处理元件。控制单元将响应于所述指令在所述第二组中而对提供给所述第一多路复用器阵列的电力或时钟信号中的至少一者进行门控。
-
-
-
-