-
公开(公告)号:CN103765580B
公开(公告)日:2016-11-16
申请号:CN201180073113.9
申请日:2011-08-31
Applicant: 飞思卡尔半导体公司
IPC: H01L27/00 , H01L21/768
CPC classification number: G06F11/0751 , G01R31/2812 , G01R31/2856 , G06F11/0793 , G06F11/20 , G06F11/2005 , G06F11/2007 , G06F11/2069 , G06F11/26 , H01L22/34 , H01L24/48 , H01L2224/48091 , H01L2924/00014 , H01L2924/13091 , H01L2224/45099 , H01L2224/45015 , H01L2924/207
Abstract: 集成电路装置(700、800)包括至少一个连接识别模块(740)。所述至少一个连接识别模块(740)被布置成确定所述集成电路装置(700、800)的至少一个外部信号路径(720)的初始感测状态,导致所述至少一个外部信号路径被拉向相对于其所述初始感测状态的相反状态,确定所述集成电路装置(700、800)的所述至少一个外部信号路径(720)的新感测状态以及如果所述至少一个外部信号路径(720)的所述新感测状态不匹配所述至少一个外部信号路径(720)的所述初始感测状态,则识别所述至少一个外部信号路径(720)内存在断开的连接。
-
公开(公告)号:CN103765580A
公开(公告)日:2014-04-30
申请号:CN201180073113.9
申请日:2011-08-31
Applicant: 飞思卡尔半导体公司
IPC: H01L27/00 , H01L21/768
CPC classification number: G06F11/0751 , G01R31/2812 , G01R31/2856 , G06F11/0793 , G06F11/20 , G06F11/2005 , G06F11/2007 , G06F11/2069 , G06F11/26 , H01L22/34 , H01L24/48 , H01L2224/48091 , H01L2924/00014 , H01L2924/13091 , H01L2224/45099 , H01L2224/45015 , H01L2924/207
Abstract: 集成电路装置(700、800)包括至少一个连接识别模块(740)。所述至少一个连接识别模块(740)被布置成确定所述集成电路装置(700、800)的至少一个外部信号路径(720)的初始感测状态,导致所述至少一个外部信号路径被拉向相对于其所述初始感测状态的相反状态,确定所述集成电路装置(700、800)的所述至少一个外部信号路径(720)的新感测状态以及如果所述至少一个外部信号路径(720)的所述新感测状态不匹配所述至少一个外部信号路径(720)的所述初始感测状态,则识别所述至少一个外部信号路径(720)内存在断开的连接。
-
公开(公告)号:CN106782637A
公开(公告)日:2017-05-31
申请号:CN201610800798.7
申请日:2016-09-01
Applicant: 飞思卡尔半导体公司
CPC classification number: G06F11/0793 , G06F11/0727 , G06F11/079 , G11C7/24 , H03K19/20 , H03K3/027
Abstract: 提供一种位存储装置、集成电路以及方法。该位存储装置包括:寄存器,该寄存器用于存储实际值、相反值、差分实际值以及差分相反值;验证电路,该验证电路包括耦合到该寄存器的输出的验证输入且包括用于提供有效性指示的有效性输出;以及写入电路,该写入电路包括耦合到该寄存器的写入电路输入端,该写入电路被配置成在第一时钟边沿处使得第一寄存器存储该实际值,且使得第二寄存器存储该相反值或使得第四寄存器存储该差分相反值,并且,在第二时钟边沿处,使得第三寄存器存储该差分实际值,且使得该第二寄存器和该第四寄存器中的另一个寄存器相应地存储该相反值或该差分相反值。
-
-