-
公开(公告)号:CN102047563B
公开(公告)日:2014-06-04
申请号:CN200980119822.9
申请日:2009-06-04
申请人: 索尼公司
CPC分类号: H04N5/357 , H03M1/0658 , H03M1/08 , H03M1/1023 , H03M1/1205 , H03M1/123 , H03M1/129 , H03M1/34 , H03M1/56 , H03M1/745 , H04N5/335 , H04N5/37455 , H04N5/378
摘要: 一种参考信号比较型AD转换方法,在该方法中,对像素信号电压Vx的P阶段和D阶段中的每一者都与参考信号SLP_ADC进行比较。根据该比较结果来对计数时钟CKcnt1进行计数。将计数结果数据转换成表示P阶段与D阶段之差的信号数据Dsig,并且还对该信号数据Dsig进行CDS处理。此时,对像素信号电压Vx的P阶段和D阶段每一者都重复执行n位AD转换W次,然后进行求和以执行数字积分。这避免了在模拟领域中进行求和时会引起的任何可能的不利影响。尽管信号数据增大了W倍,但噪声很可能仅增大倍。这缓解了在模拟领域中不会存在的由于AD转换而产生的诸如量化噪声和电路噪声等随机噪声的问题,从而降低了噪声。
-
公开(公告)号:CN104702284A
公开(公告)日:2015-06-10
申请号:CN201410743183.6
申请日:2014-12-08
申请人: 株式会社东芝
IPC分类号: H03M1/12 , H04N5/374 , H04N5/3745
CPC分类号: H04N5/3698 , H03M1/0658 , H03M1/123 , H03M1/56 , H04N5/372 , H04N5/374 , H04N5/378
摘要: 本发明涉及模拟数字转换器以及图像传感器。模拟数字转换器具备:比较器,在规定期间内将输入信号和与时间经过相应地信号电平单调增加或单调减少的斜坡信号进行比较,或将输入信号和与时间经过相应地交替重复单调增加和单调减少的三角波信号进行比较;第1计数器,在规定期间内根据表示比较器的比较结果的信号逻辑,进行加计数或减计数;计数值存储部,在规定期间内每当表示比较器的比较结果的信号逻辑切换,依次存储第1计数器的计数值;第2计数器,在规定期间内对表示比较器的比较结果的信号逻辑变化了的次数进行计数;和运算部,输出将计数值存储部中存储的计数值相加并除以第2计数器的计数值而得到的值,作为输入信号的模拟数字转换值。
-
公开(公告)号:CN101320974A
公开(公告)日:2008-12-10
申请号:CN200810108489.9
申请日:2008-06-06
申请人: 索尼株式会社
发明人: 榊原雅树
CPC分类号: H03M1/0658 , H03M1/56 , H04N5/3575 , H04N5/378
摘要: 一种A/D转换电路包括:输入电容,输入信号和参考信号被顺序地施加于其;运算放大器;第一开关,其被连接在所述输入电容的另一端和所述运算放大器的第一输入端之间;反馈电容,其被连接至所述运算放大器的第一输入端;第二开关,其被连接在所述反馈电容的另一端和所述运算放大器的输出端之间;第三开关,其有选择地施加预定的电压至所述反馈电容的另一端;第四开关,其在所述运算放大器的第一输入端和输出端之间有选择地导致短路;第五开关,其施加预定的电压至所述运算放大器的第二输入端;第六开关,其施加斜坡参考电压至所述运算放大器的第二输入端。
-
公开(公告)号:CN105301341A
公开(公告)日:2016-02-03
申请号:CN201510281082.6
申请日:2015-05-28
申请人: 英飞凌科技股份有限公司
发明人: M.莫茨
IPC分类号: G01R19/25
CPC分类号: G01R19/0053 , G01R1/30 , G01R19/003 , G01R19/0092 , G01R31/343 , H03M1/0658 , H03M1/0863 , H03M1/12 , H03M3/326 , H03M3/376 , H03M3/424 , H03M3/462
摘要: 本发明涉及用于测量带干扰的量的方法和装置。本发明提供了用于将带干扰的测量量变换为数字信号的装置和方法。该数字信号然后在与干扰的周期相对应的数量的采样值上被求平均。
-
公开(公告)号:CN101553985B
公开(公告)日:2013-03-13
申请号:CN200780034044.4
申请日:2007-09-04
申请人: 爱德万测试株式会社 , 国立大学法人东京工业大学
IPC分类号: H03M1/14
CPC分类号: H03M1/0643 , A61K38/00 , C07K1/22 , C07K14/75 , H03M1/0658 , H03M1/144 , H03M1/361 , H03M1/46 , H03M1/804
摘要: 本发明提供一种AD转换器(10),用于输出将模拟输入信号(VIN)数字化后的数字输出信号,其具有多个比较器(14),其分别比较模拟输入信号(VIN)和被指定的数字的阈值数据相应的模拟阈值;高位字段确定部(18),其根据向前述多个比较器(14)提供不同阈值数据所得到的多个比较结果,圈定前述数字输出信号中与高位字段相对应的数据值;低位字段计算部(20),其使用前述多个比较器来计算与位于前述高位字段低位侧的低位字段相对应的数据值的多个候补值;低位字段确定部(22),其根据前述多个候补值来确定与前述低位字段相对应的数据值。
-
公开(公告)号:CN101553985A
公开(公告)日:2009-10-07
申请号:CN200780034044.4
申请日:2007-09-04
申请人: 爱德万测试株式会社 , 国立大学法人东京工业大学
IPC分类号: H03M1/14
CPC分类号: H03M1/0643 , A61K38/00 , C07K1/22 , C07K14/75 , H03M1/0658 , H03M1/144 , H03M1/361 , H03M1/46 , H03M1/804
摘要: 本发明提供一种AD转换器(10),用于输出将模拟输入信号(VIN)数字化后的数字输出信号,其具有多个比较器(14),其分别比较模拟输入信号(VIN)和被指定的数字的阈值数据相应的模拟阈值;高位字段确定部(18),其根据向前述多个比较器(14)提供不同阈值数据所得到的多个比较结果,圈定前述数字输出信号中与高位字段相对应的数据值;低位字段计算部(20),其使用前述多个比较器来计算与位于前述高位字段低位侧的低位字段相对应的数据值的多个候补值;低位字段确定部(22),其根据前述多个候补值来确定与前述低位字段相对应的数据值。
-
公开(公告)号:CN101218746A
公开(公告)日:2008-07-09
申请号:CN200680024546.4
申请日:2006-07-04
申请人: 松下电器产业株式会社
发明人: 井出裕二
IPC分类号: H03M1/10
CPC分类号: H03M1/0658 , H03M1/12 , H03M1/66
摘要: 关于本发明的采样电路具备:以从被测定器件输出的数字数据(S1)作为输入,按照一定周期采样该数字数据(S1)的锁存电路(12);将由上述锁存电路(12)采样出的数字数据针对同一输入代码按照规定的相加个数进行加法计算,依次输出该加法值的加法输出部件(13a);将采用上述加法输出部件(13a)进行的加法输出处理控制为与采用上述锁存电路(12)进行的采样处理并行地进行的控制逻辑部(11)。由此能够进一步减小检查时间,此外由于不需要安装容量大的存储器,所以能够将电路规模抑制为必要最小限度的低成本的检查设备。
-
公开(公告)号:CN106027047A
公开(公告)日:2016-10-12
申请号:CN201610330609.4
申请日:2016-05-18
申请人: 中国电子科技集团公司第四十一研究所
CPC分类号: H03M1/0658 , H03M1/1245
摘要: 本发明公开了一种基于FPGA控制的非线性模/数转换的线性化处理方法,由FPGA中的有限状态机控制模/数转换器对信号进行转换,模/数转换器的转换状态包括初始状态、转换启动状态、转换完成判断状态、数据输出状态;模/数转换器将转换后的数据信号传输至FPGA进行线性化处理;多次重复测量,对得到的多组线性化处理后的数据求平均;将求平均后的数据信号传输到上位机进行去噪处理。将数据信号通过FPGA进行线性化处理,然后对其进行多次测量求平均,省掉了麻烦的除法计算,最终去除信号中混有的白噪声,以此来排除当非线性A/D输入在0V左右,对A/D输出求平均时出现的数据异常现象,从而获得稳定的数据输出。
-
公开(公告)号:CN105656487A
公开(公告)日:2016-06-08
申请号:CN201510973900.9
申请日:2015-11-14
申请人: 基思利仪器公司
IPC分类号: H03M1/38
CPC分类号: H03M1/20 , G01R13/0254 , G01R13/0272 , G01R19/2509 , H03M1/005 , H03M1/0634 , H03M1/0658 , H03M1/1245 , H03M1/1265 , H03M1/38
摘要: 本发明涉及具有触发间隔的数字化仪自动光圈。一种用于产生采样数据的方法(其是随着所请求的采样周期增大),每一个样本是数量不断增加的ADC样本的平均,以使得最大数量的ADC样本跨采样周期而均匀间隔开。该方法可以包括依据不同的速度对分辨率能力选择多个ADC之一,以随着采样周期增大而进一步提高采样数据的质量。
-
公开(公告)号:CN101320974B
公开(公告)日:2012-02-01
申请号:CN200810108489.9
申请日:2008-06-06
申请人: 索尼株式会社
发明人: 榊原雅树
CPC分类号: H03M1/0658 , H03M1/56 , H04N5/3575 , H04N5/378
摘要: 一种A/D转换电路包括:输入电容,输入信号和参考信号被顺序地施加于其;运算放大器;第一开关,其被连接在所述输入电容的另一端和所述运算放大器的第一输入端之间;反馈电容,其被连接至所述运算放大器的第一输入端;第二开关,其被连接在所述反馈电容的另一端和所述运算放大器的输出端之间;第三开关,其有选择地施加预定的电压至所述反馈电容的另一端;第四开关,其在所述运算放大器的第一输入端和输出端之间有选择地导致短路;第五开关,其施加预定的电压至所述运算放大器的第二输入端;第六开关,其施加斜坡参考电压至所述运算放大器的第二输入端。
-
-
-
-
-
-
-
-
-