-
公开(公告)号:CN104685789B
公开(公告)日:2017-08-08
申请号:CN201480002489.4
申请日:2014-08-13
申请人: 旭化成微电子株式会社
CPC分类号: H03M1/0614 , H03F1/3247 , H03M1/00 , H03M1/08 , H03M1/0863 , H03M1/12 , H03M1/66 , H03M1/747 , H04B2001/7154 , H04L27/2647
摘要: 本发明涉及一种D/A转换器的控制方法和D/A转换器、A/D转换器的控制方法和A/D转换器,其不使用自举电路等大规模电路就能够抑制既存的n次谐波。本发明的D/A转换器(10)是能够抑制模拟输出信号的既存的n次谐波(n为2以上的整数)的产生的D/A转换器(10)。具备将输入的数字信号转换为模拟信号的D/A转换部(11)、任意地控制该D/A转换部(11)的采样阶段和积分阶段的定时的控制部(12)。D/A转换部(11)构成为产生任意的n次谐波,使任意的n次谐波与具有既存的n次谐波的模拟输出信号重叠。
-
公开(公告)号:CN104081164B
公开(公告)日:2016-08-24
申请号:CN201380006791.2
申请日:2013-01-25
申请人: 旭化成株式会社
CPC分类号: H03M1/0634 , G01D3/028 , G01R33/0029 , H03M1/002 , H03M1/0863 , H03M1/1245
摘要: 具备:结合部(3),其将包含基于所期望的物理量的信号成分的、基于多个物理量信号各自的多个要素信号仅结合上述物理量信号的数量以上的次数而输出相互不同的结合信号;测量部(4),其依次接收从上述结合部(3)输出的结合信号;以及运算部(5),其根据基于从上述测量部(4)依次输出的上述结合信号而生成的信号求出上述基于所期望的物理量的信号成分。
-
公开(公告)号:CN105758429A
公开(公告)日:2016-07-13
申请号:CN201610105836.7
申请日:2013-01-25
申请人: 旭化成株式会社
IPC分类号: G01D3/028
CPC分类号: H03M1/0634 , G01D3/028 , G01R33/0029 , H03M1/002 , H03M1/0863 , H03M1/1245
摘要: 本申请涉及一种信号处理装置,具备:结合部(3),其将包含基于所期望的物理量的信号成分的、基于多个物理量信号各自的多个要素信号仅结合上述物理量信号的数量以上的次数而输出相互不同的结合信号;测量部(4),其依次接收从上述结合部(3)输出的结合信号;以及运算部(5),其根据基于从上述测量部(4)依次输出的上述结合信号而生成的信号求出上述基于所期望的物理量的信号成分。
-
公开(公告)号:CN102907005B
公开(公告)日:2016-01-06
申请号:CN201180025285.9
申请日:2011-05-12
申请人: 丰田自动车株式会社 , 伟世通环球技术有限公司
CPC分类号: H03M1/0863 , H03M1/822
摘要: 一种将输入信号的占空比转换成电压电平并且输出电压电平的占空比/电压转换电路(1)包括:输入端子(2),所述输入信号输入至所述输入端子;第一CR积分电路(3),其对所述输入信号进行积分;负载电阻器(4),其第一端连接至所述第一CR积分电路的输出点(12),并且其第二端接地;以及输出端子(5),其连接至所述负载电阻器。所述第一CR积分电路包括具有第一电阻器(6)的第一路径(7)以及其中反相部(8)、第二电阻器(9)以及第一电容器(10)串联连接的第二路径(11),并且所述第一CR积分电路是并联电路,其中所述第一路径的第一端和第二端分别连接至所述第二路径的第一端和第二端。
-
公开(公告)号:CN101552607B
公开(公告)日:2014-10-01
申请号:CN200910133302.5
申请日:2009-03-31
申请人: 凌力尔特有限公司
发明人: 德里克·雷德梅 , 理查德·詹姆斯·雷伊
CPC分类号: H03M1/0863 , H03M7/04 , H03M7/14 , H04L25/4915
摘要: 一种用于转换一个数字码的方法和系统。一个数字信号被编码成具有多个二进制位的一个数字码。所述数字码的大概一半的二进制位被反转,以便产生一个修正的数字码以减小与所述数字码相关联的数字噪声。
-
公开(公告)号:CN104040896A
公开(公告)日:2014-09-10
申请号:CN201280055825.2
申请日:2012-09-10
申请人: 美国亚德诺半导体公司
IPC分类号: H03M1/20
CPC分类号: H03M1/0641 , H03M1/0863 , H03M1/167
摘要: 涉及到具有可切换地连接到输入信号的开关电容网络的电路的方法和装置。注入随机确定抖动量到具有可切换地连接到输入信号的开关电容网络的电路。注入抖动后,确定至少一个相关值。相关值表明注入抖动和电路输出之间的相关程度。减少在开关电容网络重新连接到输入信号时由于一定量的电荷反冲到电路引起的失真。减少作为至少一个相关值的函数来计算。
-
公开(公告)号:CN101490961B
公开(公告)日:2013-03-06
申请号:CN200780025968.8
申请日:2007-07-06
申请人: 美国亚德诺半导体公司
发明人: 克里斯托弗·彼得·赫里尔
CPC分类号: H03M1/002 , H03K17/04123 , H03K17/162 , H03K17/6872 , H03K19/0013 , H03M1/0863 , H03M1/462 , H03M1/466 , H03M1/468 , H03M1/804
摘要: 一种逐步逼近式模数转换器,该逐步逼近式模数转换器包括多个电容器,在逐步逼近转换期间,在控制器的命令下,所述多个电容器可选择性地连接到第一参考或者第二参考,其中,在可以改变给定电容器的连接的转换步骤期间,到给定电容器的开关在比较器的判定时段期间均被置于高阻抗状态。
-
公开(公告)号:CN105009457B
公开(公告)日:2018-05-18
申请号:CN201480012819.8
申请日:2014-03-04
申请人: 高通股份有限公司
CPC分类号: H03M1/785 , H03M1/0863 , H03M1/687 , H03M1/747
摘要: 一种N位数模转换器(DAC)包括N个输入级,每一输入级生成相同量的电流并且包括对差分位作出响应的一对类似大小的晶体管开关。与DAC的M个最高有效位相关联的2M‑1个输入级被并行连接并且差分地将它们的电流递送至DAC的电流求和节点。其余的(N‑M)个级中的每一者包括一电阻性网络,该电阻性网络供应由该级在DAC内的位位置的二元权重所定义的电流。(N‑M)个级将它们的电流差分地递送至电流求和节点。DAC进一步包括阻抗衰减器,该阻抗衰减器被适配成使电流求和节点的阻抗以及电流求和节点之间的电压差维持在由布置在该阻抗衰减器中的差分放大器的增益所定义的范围内。
-
公开(公告)号:CN104040898B
公开(公告)日:2018-01-19
申请号:CN201280019834.6
申请日:2012-03-21
申请人: 美国亚德诺半导体公司
发明人: R·卡普斯塔
IPC分类号: H03M1/66
CPC分类号: H03M1/0863 , H03M1/804 , H03M1/806
摘要: 本公开的实施方案可提供有片上存储电容器的电荷再分配DAC以取代传统的外部参考电压来向DAC提供电荷。DAC可包括具有第一极板和第二极板的片上存储电容器,DAC电容器阵列以生成DAC输出,以及由DAC输入字控制的开关阵列以耦合DAC电容器到存储电容器。电荷再分配DAC还可包括第一开关,其连接第一极板到外部端子用于第一外部参考电压,以及第二开关,其连接第二极板到外部端子用于第二外部参考电压。一个实施方案可提供包括电荷再分配DAC的ADC。
-
公开(公告)号:CN103840831B
公开(公告)日:2017-08-01
申请号:CN201310595216.2
申请日:2013-11-22
申请人: 美国亚德诺半导体公司
IPC分类号: H03M1/66
CPC分类号: H03M1/0617 , H03K17/063 , H03K17/162 , H03M1/002 , H03M1/0863 , H03M1/664 , H03M1/747
摘要: 本公开涉及用于数据转换器中ISI缓解的切换方案。实施例可以提供一种用于缓解三电平单位元件ISI的切换方案。三电平单位元件可以包括第一电流源和第二电流源以及多个开关,所述多个开关被排列成在第一电流源与第二电流源之间形成三个电路支路。第一电路支路可以包括并联在第一电流源与第一输出端之间的两个开关和并联在第二电流源与第一输出端之间的两个开关。第二电路支路可以包括并联在第一电流源与第二输出端之间的两个开关和并联在第二电流源与第二输出端之间的两个开关。第三电路支路可以包括将第一电流源和第二电流源耦合到转储节点的开关。
-
-
-
-
-
-
-
-
-