-
公开(公告)号:CN107832246A
公开(公告)日:2018-03-23
申请号:CN201710699221.6
申请日:2017-08-16
申请人: 瑞萨电子株式会社
发明人: 鹿又一人
CPC分类号: H03K5/22 , G06F1/04 , H03K5/01 , H03K2005/00019 , H03K2005/00286 , H04L25/03057 , H04L25/03885 , H04L2025/0349 , G06F13/4221 , G06F13/4068 , G06F2213/0026
摘要: 本公开涉及半导体装置。本发明提供了一种即使当串行数据的传送速率改变时也能适当地执行均衡的半导体装置。一种半导体装置,包括:加法电路,将输入数据和反馈数据相加并输出加和数据;第一采样电路,对来自所述加法电路的所述加和数据进行采样并输出采样数据;乘法电路,将来自所述第一采样电路的所述采样数据乘以抽头系数以产生所述反馈数据;抽头系数确定电路,在来自所述第一采样电路的所述采样数据的基础上确定所述抽头系数;以及校准电路,调整自所述第一采样电路输出所述采样数据直到与所输出的采样数据相对应的所述加和数据被供应给所述第一采样电路为止的延迟时间。
-
公开(公告)号:CN103107964B
公开(公告)日:2016-05-04
申请号:CN201210135199.X
申请日:2012-04-28
申请人: 台湾积体电路制造股份有限公司
IPC分类号: H04L25/03
CPC分类号: H04L25/03057 , H04L2025/0349 , H04L2025/03566 , H04L2025/03617 , H04L2025/03687
摘要: 一种具有可编程抽头的判定反馈均衡器(DFE),包括被配置为接收DFE输入信号的加法器。延迟元件连接至加法器。延迟元件串联连接。每个延迟元件都提供延迟元件的输入信号的对应延迟信号。权重发生器被配置为提供抽头权重。DFE被配置为将每个抽头权重乘以来自对应延迟元件的对应延迟信号以提供抽头输出。基于第一阈值与对应于对应抽头输出的每个脉冲响应或每个抽头权重的第一比较,每个抽头输入都选择性地被启用添加至加法器或者被禁用,其中,脉冲响应是响应于通过信道传输的脉冲信号的DFE输入信号。
-
公开(公告)号:CN105391660A
公开(公告)日:2016-03-09
申请号:CN201510507370.9
申请日:2015-08-18
申请人: 联发科技股份有限公司
IPC分类号: H04L25/03
CPC分类号: H04L25/03057 , H04L25/03885 , H04L2025/03484 , H04L2025/0349 , H04L2025/03777 , H04L2025/03808
摘要: 本发明提供了在电子设备中执行循环展开的判决反馈均衡(DFE)的方法及其装置。该方法包括:从电子设备中DFE接收机的数字域接收抽头控制信号和偏移控制信号,并在DFE接收机的模拟域生成与抽头控制信号和偏移控制信号分别对应的DFE信息;向DFE接收机中的多个比较器广播与抽头控制信号和偏移控制信号分别对应的DFE信息;利用多个比较器,根据与抽头控制信号和偏移控制信号分别对应的DFE信息执行比较操作,以生成多个比较结果;以及根据多个比较结果选择性地调整抽头控制信号和偏移控制信号,以分别控制与抽头控制信号和偏移控制信号分别对应的DFE信息。本发明的方法和装置可以自适应地调整输入到诸如DFE接收机的接收机中比较器的均衡信息。
-
公开(公告)号:CN104917709A
公开(公告)日:2015-09-16
申请号:CN201510037094.4
申请日:2015-01-23
申请人: 恩智浦有限公司
发明人: 马尔赛洛·甘泽利 , 赫里特威廉·登贝斯特
IPC分类号: H04L25/03
CPC分类号: H04L25/03057 , H04L25/03146 , H04L2025/03484 , H04L2025/0349
摘要: 公开了用于判决反馈均衡的电路、装置和方法。在一种实施例中,一种装置包括用于处理输入数据流的多个时间交织片段。所述片段中的每一个包括采样器电路、复用器和锁存器。在每一个片段中,复用器和采样器电路根据一个或更多个选择信号在针对所述片段唯一指定的时刻处提供与输入数据流的多个不同版本之一相对应的采样输出数据。选择信号是从所述时间交织片段中的至少一个其它时间交织片段的复用器的输出得出的。锁存器根据所指定的唯一时刻来响应于复用器和采样器电路提供受控输出。
-
公开(公告)号:CN101110597B
公开(公告)日:2012-12-05
申请号:CN200610107737.9
申请日:2006-07-21
申请人: 阿尔特拉公司
IPC分类号: H04B1/10
CPC分类号: H04L25/03057 , H04L2025/0349 , H04L2025/03573
摘要: 一种用于接收数字数据信号的均衡电路,其包括前馈均衡器(FFE)电路和决策反馈均衡器(DFE)电路两者。FFE电路可被用来给DFE电路提供一个最小至少足以使DFE电路正确启动的信号。其后,更多的均衡任务负担可从FFE电路转移到DFE电路。
-
公开(公告)号:CN101248431B
公开(公告)日:2011-10-26
申请号:CN200680020813.0
申请日:2006-02-28
申请人: 适应性频谱和信号校正股份有限公司
CPC分类号: H04L5/023 , G06F17/16 , H04L25/0246 , H04L25/03343 , H04L2025/03414 , H04L2025/0349
摘要: 本发明有助于有效实现QR或其它复杂矩阵因数分解中的任何酉“Q”矩阵。在本发明中,Q矩阵的所谓“吉文斯(Givens)”实现的复数形式是由可以用复数转子计算单元实现的复数旋转序列表征的,对于一组连续复数转子运算中的各次运算,该复数转子计算单元接受最少两个实数角度和一对整数索引,并且然后将所述复数旋转实现为一连串最少三次的实数旋转,在所述三次实数旋转中,一个实数角度使用了两次,另一个实数角度使用了一次,给两个复数输入(来自包括被索引通信数据的数据矢量的两个初始数据项)提供两个复数输出(即来自包括被索引通信数据的数据矢量的两个已旋转数据项)。针对各连续旋转的所述索引-角度组可以由复数转子运算单元提供,所述复数转子运算单元可以与所述复数转子计算单元并列布置,位于诸如DSL优化器的控制器中,或位于其它任何合适的设备或装置中,所述设备或装置针对所述矢量化信道对所供应的多进多出(“MIMO”)传递函数执行QR因数分解。
-
公开(公告)号:CN1659780B
公开(公告)日:2011-06-22
申请号:CN03813461.6
申请日:2003-04-09
申请人: 汤姆森许可公司
IPC分类号: H03H7/30
CPC分类号: H04N5/211 , H04L25/03038 , H04L25/03057 , H04L25/067 , H04L2025/0349 , H04L2025/037 , H04L2025/03732
摘要: 用于处理数据信号的判决反馈均衡器提供对应于硬判决导向模式和软判决导向模式的并行均衡器输出(Z0k,Z1k)。根据本发明的联合体系结构利用了本文认识到的如下事实:对于每个均衡器输出码元软判决比特表示,这些比特的一个子集对应于硬判决表示。因此,本发明允许以基本相同的硬件作为同一输出均衡器来提供两种不同模式的并行输出。
-
公开(公告)号:CN1647425B
公开(公告)日:2010-12-15
申请号:CN03808693.X
申请日:2003-04-10
申请人: 汤姆森特许公司
CPC分类号: H04N5/211 , H04L1/0046 , H04L1/005 , H04L1/20 , H04L25/03057 , H04L2025/0349 , H04L2025/037 , H04L2025/03732 , H04N7/102
摘要: 一种用于在接收数据信号的判决反馈均衡器(DFE)中自动选择标准直接判决模式和软dd模式之一的装置包括一个均衡器(30),利用前向纠错(FEC)用于提供分别对应于DFE自动切换模式和软自动切换模式的第一和第二输出信号,和一个比较器(36),用于比较第一和第二输出信号的字节误差率(ByER),以选择一个与较低ByER相关联的模式作为高级模式并输出带有所述较低ByER的DFE输出信号。一个锁定检测器(30)提供从带有较低ByER的DFE输出信号得出的锁定信号,以及一个模式开关(38)根据锁定信号有选择地设置一个DFE输出在dd模式或盲模式之一。
-
公开(公告)号:CN101002385B
公开(公告)日:2010-10-06
申请号:CN200580012281.1
申请日:2005-04-08
申请人: 上海奇普科技有限公司
IPC分类号: H03H7/30
CPC分类号: H04L25/03057 , H04L7/0062 , H04L25/0212 , H04L2025/0342 , H04L2025/0349
摘要: 一种同步前馈滤波器的方法,所述前馈滤波器接收从一系列码元通过信道的传输而形成的信号,其中该系列码元包括预先确定的码元序列,所述方法包括:从所接收的码元导出多个采样的步骤,其中采样序列对应于预先确定的码元序列。该方法还包括:从多个采样估计信道脉冲响应的步骤,其中该信道脉冲响应估计由多个相关值表示;从多个相关值中识别最大的相关值的步骤;定义与最大的相关值有关的窗的步骤;计算该窗内的相关值的特性的步骤;以及根据估计的信道脉冲响应同步前馈滤波器的步骤。
-
公开(公告)号:CN1998208B
公开(公告)日:2010-09-15
申请号:CN200580012286.4
申请日:2005-04-08
申请人: 上海奇普科技有限公司
CPC分类号: H04L25/03057 , H04L7/0062 , H04L25/0212 , H04L2025/0342 , H04L2025/0349
摘要: 一种控制耦合至均衡器的数字解调器的方法,包括步骤:生成均衡器值、对均衡器值滤波以获得后置滤波器输出、以及从译码的数据中减去均衡器输出信号并生成误差值。将后置滤波器输出与误差值相关以获得相关值。控制信号由相关值导出并用于调整数字解调器。
-
-
-
-
-
-
-
-
-