-
公开(公告)号:CN104865999A
公开(公告)日:2015-08-26
申请号:CN201410713182.7
申请日:2014-11-27
申请人: 瑞萨电子株式会社
发明人: 水田元纪
IPC分类号: G05F1/56
CPC分类号: H03K5/01 , H03F3/211 , H03F3/45475 , H03F2200/129 , H03F2203/45116 , H03F2203/45138 , H03K2005/00286
摘要: 驱动电路包括信号源、电压产生电路和电压-电流转换电路,所述信号源输出AC信号,所述电压产生电路包括根据AC信号产生具有恒定振幅的第一AC电压的差分放大器并将第一AC电压输出至外部负载的一端,所述电压-电流转换电路连接所述外部负载的另一端并根据AC信号向所述外部负载提供与第一AC电压反相的具有恒定振幅的AC电流。
-
公开(公告)号:CN102369669B
公开(公告)日:2014-12-10
申请号:CN201080015518.2
申请日:2010-04-02
申请人: 高通股份有限公司
CPC分类号: H03L7/0812 , H03K5/1515 , H03K5/1565 , H03K2005/00039 , H03K2005/00097 , H03K2005/00286 , H03M1/12
摘要: 本文提供了跨越所期望的频率范围产生精确的非重叠时间和时钟相位延迟时间的技术。在一个配置中,设备包括非重叠时钟产生电路,非重叠时钟产生电路包括延迟锁定回路(DLL)电路,延迟锁定回路(DLL)电路相应地向耦合到其上的时钟发生器电路产生控制电压。控制电压操作以维持由时钟发生器电路产生的非重叠延迟时钟信号的精确定时关系。在一个方面,DLL电路接收具有已知占空比的输入时钟并且得到输出控制电压以将单位延迟固定于输入时钟周期的某一部分。在另一方面,时钟发生器电路包括耦合到DLL电路的多个压控延迟单元,以产生第一组时钟信号和从所述第一组时钟信号延迟非重叠时间(tnlp)的第二组时钟信号,非重叠时间(tnlp)不依赖于制造工艺的变化。
-
公开(公告)号:CN103237600A
公开(公告)日:2013-08-07
申请号:CN201180060490.9
申请日:2011-10-17
申请人: 西门子工业公司
发明人: J.R.林
IPC分类号: B01J41/14
CPC分类号: C02F1/4693 , B01D61/44 , B01D67/0002 , B01D69/10 , B01D71/28 , B01D2323/40 , B01D2325/16 , B01D2325/42 , C02F1/4695 , C02F2103/08 , C02F2201/46 , C08F12/18 , C08F212/14 , C08F226/06 , C08J5/2206 , C08J2327/06 , C08J2379/06 , H01M8/1018 , H01M8/227 , H01M2008/1095 , H01M2300/0082 , H01Q3/30 , H01Q3/34 , H01Q3/36 , H01Q3/38 , H03K5/01 , H03K2005/00286 , C08F212/36
摘要: 本发明的实施方案提供了阴离子交换膜及其制造方法。在本文中所描述的阴离子交换膜由至少一种包含叔胺的官能单体的聚合产物制成,其中所述叔胺在聚合过程中与季铵化试剂反应。
-
公开(公告)号:CN102208908A
公开(公告)日:2011-10-05
申请号:CN201010599658.0
申请日:2010-12-13
申请人: 台湾积体电路制造股份有限公司
发明人: 傅敬铭
CPC分类号: H03H11/265 , H03K2005/00286
摘要: 一种静态相位内插器与应用其的时脉与数据还原电路。静态相位内插器包含第一和第二反相器、第一和第二开关组件以及第三反相器。第一反相器并联于接收第一时脉信号的第一输入节点和输出节点间。第二反相器并联于接收第二时脉信号的第二输入节点和输出节点间。第一和第二开关组件耦接至第一和第二反相器,以根据相位控制信号来选择性地分别开启第一反相器的数者和第二反相器的数者。第三反相器耦接至输出节点。静态相位内插器可包含回转率(slew rate)控制器,耦接至第一和第二输入端。静态相位内插器的每一反相器亦可包含与N型金属氧化半导体(NMOS)晶体管串联的P型金属氧化半导体(PMOS)晶体管,并具有位于NMOS晶体管和PMOS晶体管间的开关组件的分别一者。
-
公开(公告)号:CN1559070A
公开(公告)日:2004-12-29
申请号:CN02810668.7
申请日:2002-05-22
申请人: 因芬尼昂技术股份公司
CPC分类号: G11B20/10055 , G11B20/10009 , G11B20/1403 , H03K5/15013 , H03K2005/00286
摘要: 本发明系为用于一PRML读/写频道设计之一多相时钟之一高速零相再激活。该零相再激活系包括一输入,用于接收复数个时钟脉冲波(402),其中每一时钟脉冲波系具有实质上相等之周期并系相关于其它时钟脉冲波而有不同相位;一输出,其系包括至少一对应于该时钟脉冲波其中之一之输出终端;以及一零相电路,其系建构以相继地耦接该复数个时钟脉冲波至该对应之输出终端(404、406、408)。
-
公开(公告)号:CN1227357A
公开(公告)日:1999-09-01
申请号:CN99102701.9
申请日:1999-03-01
申请人: 日本电气株式会社
发明人: 佐伯贵范
CPC分类号: G06F1/10 , H03K5/133 , H03K5/135 , H03K2005/00286 , H03L7/0814 , Y10S331/02
摘要: 控制时钟信号的电路,其包括输入缓冲器(1),外部时钟信号(C1)通过它而传输,和时钟驱动器(2),用来驱动外部时钟信号(C1),以将其转化为内部时钟信号(C4)。这种电路的特征在于时钟延时检测器(3),用来检测定义为(T1-T2)的第一段时间,其中T1是外部时钟信号(C1)的周期,T2是外部时钟信号(C1)在经过使外部时钟信号(C1)产生偏移的器件中传输的时间,和时钟补偿器(4),用来在第一段时间内停止外部时钟信号(C1)的传输。
-
公开(公告)号:CN106357274A
公开(公告)日:2017-01-25
申请号:CN201610562263.0
申请日:2016-07-15
申请人: 德州仪器公司
发明人: 苏迪普托·查克拉博蒂
CPC分类号: H03D7/1441 , H03D7/1458 , H03H11/20 , H03K5/01 , H03K2005/00286 , H03M3/02 , H04B7/0617
摘要: 本申请案涉及一种用于可重新配置相移器及混频器的系统及方法。一种用于产生选定相位的周期性信号的模拟电路,其包含接收正交差分RF信号及一对差分增益信号的一或多个相位插值器(20)。差分同相RF信号施加于尾晶体管(32a、32b)的相应栅极处,且第一差分增益信号施加于耦合到所述尾晶体管的晶体管四元组(30a1、30a2;30b1、30b2)。所述正交相位RF信号及第二差分增益信号相似地施加于另一晶体管四元组(30c3、30c4;30d3、30d4)及相关联尾晶体管(32c、32d)。连接到每对中的一个晶体管的负载(35)接收对应于所述第一增益信号与所述第二增益信号的比率的相位的输出信号。所述电路可配置为相移器或上变频混频器。
-
公开(公告)号:CN105915213A
公开(公告)日:2016-08-31
申请号:CN201610105174.3
申请日:2016-02-25
申请人: 凌力尔特公司
发明人: 约翰·佩里·迈尔斯
IPC分类号: H03L7/099
CPC分类号: H03H11/18 , H03B27/00 , H03D3/009 , H03D7/1441 , H03D7/1458 , H03D2200/0021 , H03D2200/0043 , H03H11/22 , H03K5/02 , H03K5/26 , H03K2005/00286 , H03L7/099
摘要: 一种用于补偿相位误差的方法和系统。一种相位误差补偿电路配置为产生相位经过校正的正交Q输出信号和对应的相位经过校正的同相I输出信号,该电路包括:第一跨导电路,配置为将与I输入电压信号相关的电压信号变换成I电流信号;第二跨导电路,配置为将与Q输入信号相关的电压信号变换成Q电流信号;第一乘法器电路,配置为将Q电流信号与Q缩放常数相乘;第二乘法器电路,配置为将I电流信号与I缩放常数相乘;I加法器,对I电流信号与缩放后的Q信号求和;以及Q加法器,对Q电流信号与缩放后的I信号求和。
-
公开(公告)号:CN103237600B
公开(公告)日:2016-07-13
申请号:CN201180060490.9
申请日:2011-10-17
申请人: 伊沃夸水处理技术有限责任公司
发明人: J.R.林
IPC分类号: B01J41/14
CPC分类号: C02F1/4693 , B01D61/44 , B01D67/0002 , B01D69/10 , B01D71/28 , B01D2323/40 , B01D2325/16 , B01D2325/42 , C02F1/4695 , C02F2103/08 , C02F2201/46 , C08F12/18 , C08F212/14 , C08F226/06 , C08J5/2206 , C08J2327/06 , C08J2379/06 , H01M8/1018 , H01M8/227 , H01M2008/1095 , H01M2300/0082 , H01Q3/30 , H01Q3/34 , H01Q3/36 , H01Q3/38 , H03K5/01 , H03K2005/00286 , C08F212/36
摘要: 本发明的实施方案提供了阴离子交换膜及其制造方法。在本文中所描述的阴离子交换膜由至少一种包含叔胺的官能单体的聚合产物制成,其中所述叔胺在聚合过程中与季铵化试剂反应。
-
公开(公告)号:CN103944544A
公开(公告)日:2014-07-23
申请号:CN201410069331.0
申请日:2014-02-27
申请人: 开曼群岛威睿电通股份有限公司
IPC分类号: H03K5/24
CPC分类号: H03K3/012 , H03K5/01 , H03K5/15013 , H03K2005/00286
摘要: 多相位信号产生器及多相位信号产生方法。多相位信号产生器包括信号产生器、第一比较器、第二比较器以及逻辑运算电路。信号产生器产生周期信号,第一比较器接收周期信号,并针对周期信号分别与第一参考电压以及第二参考电压进行比较以产生第一输出信号。第二比较器接收周期信号,并针对周期信号与第一临界电压进行比较以产生第二输出信号。逻辑运算电路针对第一输出信号以及第二输出信号进行逻辑运算以产生多个第一相位输出信号。
-
-
-
-
-
-
-
-
-