具有稳定上阻带的宽带可调带通滤波器及其设计方法

    公开(公告)号:CN118487572A

    公开(公告)日:2024-08-13

    申请号:CN202410671142.4

    申请日:2024-05-28

    申请人: 南通大学

    发明人: 陈建新 蔡璟 秦伟

    IPC分类号: H03H7/06 G06F30/36

    摘要: 本发明公开了一种具有稳定上阻带的宽带可调带通滤波器及其设计方法。所述滤波器,包括:两个相同并且镜像对称的可调谐振器,且两个所述可调谐振器相互耦合。所述方法,包括如下步骤:设置两个相同并且镜像对称的可调谐振器,且两个所述可调谐振器相互耦合,实现所述滤波器通带的绝对带宽的恒定。本发明实现了基波通带的频率可调范围的拓宽和恒定的绝对带宽,其三次谐波能够一直维持恒定并且被抑制,实现滤波器的上阻带的稳定的谐波抑制和频率选择性。

    模拟锁相环锁定状态下参考钟平滑过渡的方法和装置

    公开(公告)号:CN111222294B

    公开(公告)日:2024-08-02

    申请号:CN201811404797.6

    申请日:2018-11-23

    发明人: 王俊椋 李超林

    IPC分类号: G06F30/327 G06F30/36

    摘要: 本发明公开了一种模拟锁相环锁定状态下参考钟平滑过渡的方法和装置。所述装置包括:输入逻辑单元,与模拟锁相环中压控振荡器相连,用于在模拟锁相环由正常锁定态转换成参考钟切换状态时,对接收到所述模拟锁相环的参考信号以及所述压控振荡器发送的反馈信号进行逻辑运算,得到参考信号和所述反馈信号之间的相位差信息;相位检测单元,与所述输入逻辑单元和所述模拟锁相环中鉴频鉴相器相连,用于检测所述相位差信息是否达到预设的条件,并在所述相位差信息达到所述条件时,向所述鉴频鉴相器的复位接口输出复位信号。

    一种高线性度、高增益的时间误差放大器及其设计方法

    公开(公告)号:CN118350328A

    公开(公告)日:2024-07-16

    申请号:CN202311242369.9

    申请日:2023-09-25

    摘要: 本发明公开了一种高线性度、高增益的时间误差放大器及其设计方法,解决了传统架构的时间放大器当两个时钟信号的上升沿逐渐互相靠近的时候,SR锁存器的反应时间会增加,输入范围很窄,增益比较小且很难精确控制,并且对工艺、电压、温度敏感,增加投片的风险的问题,提出了一种时间误差放大器的设计方法,即从概念、公式出发,以目标时间放大电路为导向,推理设计电路,为设计时间误差放大器提供了一种简单明确的设计方法,也提出了一种高线性度、高增益的时间误差放大器设计,该时间误差放大器的增益等于两个电流的比值,相对精度比较高,对工艺‑电压‑温度不敏感,电路非常稳定。

    一种考虑多元调控参数的Si/SiC混合器件选型与性能评估方法

    公开(公告)号:CN118013908B

    公开(公告)日:2024-07-05

    申请号:CN202410424343.4

    申请日:2024-04-10

    申请人: 湖南大学

    摘要: 一种考虑多元调控参数的Si/SiC混合器件选型与性能评估方法,包括以下步骤:建立导通损耗模型、开关损耗模型和过冲电流模型;基于混合器件内部单一器件的功率组合特性确定混合器件的预选组合方案;通过过冲电流模型获取预选组合方案内各SiC MOSFET的峰值电流,确定预选组合方案内满足暂态耐受能力条件的方案;基于导通损耗模型,获取不同负载电流下分别流经SiC MOSFET与IGBT的分负载电流,确定筛选后的方案中满足混合器件动态分流特性条件的方案,得到初选方案;对初选方案进行综合性能比较后得到最终选择方案。

    用于设计上下文感知电路的方法

    公开(公告)号:CN113051859B

    公开(公告)日:2024-07-02

    申请号:CN202010770678.3

    申请日:2020-08-04

    摘要: 本文中公开了用于设计上下文感知电路的方法。所述方法包括:识别将被设计到上下文感知电路中的至少一个单元;识别对所述上下文感知电路的布局相关效应有影响的至少一个上下文参数;为每个单元及每个上下文参数产生与所述单元相关联的多个邻接环境;针对每个单元及每个上下文参数,通过在所述多个邻接环境下产生所述单元的多个电性质值而估测所述单元的至少一个电性质对所述上下文参数的敏感度;以及基于每个单元的所述至少一个电性质的所述敏感度且基于至少一个预定阈值,判断每个上下文参数是否是用于所述上下文感知电路的静态分析的关键上下文参数。

    对数型局部有源忆阻器仿真器

    公开(公告)号:CN109086558B

    公开(公告)日:2024-06-25

    申请号:CN201811145910.3

    申请日:2018-09-29

    IPC分类号: G06F30/36

    摘要: 本发明公开了一种对数型局部有源忆阻器仿真器。本发明包括集成运算放大器U1、集成运算放大器U2、乘法器U3、乘法器U4、乘法器U5、乘法器U6和元器件电阻、电容、二极管。集成运算放大器U1用于反相加法运算、积分运算和反相放大运算;集成运算放大器U2用于实现反相加法运算、反相放大运算和对数运算;乘法器U3、U4、U5、U6用于实现信号的乘法运算。该仿真器模型利用集成运算放大器和乘法器等器件构建了满足局部有源忆阻器特性的模拟电路,可应用于忆阻器基础电路特性的研究。

    一种Nport建模过程中计算时域信号卷积的方法

    公开(公告)号:CN118193913A

    公开(公告)日:2024-06-14

    申请号:CN202410407883.1

    申请日:2024-04-07

    摘要: 一种Nport建模过程中计算时域信号卷积的方法,包括以下步骤:通过插值的方法对离散的冲激响应频谱进行插值,得到均匀频点上的频谱;对所述均匀频点上的频谱加窗函数调制,得到加窗后的频谱;对加窗后的频谱进行频率延拓后,通过傅里叶逆变换得到时域的冲激响应函数;修正所述时域的冲激响函数在零点时刻的值,得到修正后的冲激响应函数;对输入信号和所述修正后的冲激响应函数进行卷积计算,获得输出信号。本发明的方法,通过对频域的冲激响应进行频域加窗以及修正傅里叶逆变换后得到的时域冲激响应在零点时刻的值,获得较为准确的时域冲激响应函数,从而提升计算输出信号的精度。

    一种采样电路
    10.
    发明授权

    公开(公告)号:CN116306432B

    公开(公告)日:2024-06-14

    申请号:CN202310291761.6

    申请日:2023-03-23

    发明人: 范明浩 韩书光

    IPC分类号: G06F30/36 G06F119/10

    摘要: 本公开涉及一种采样电路,该采样电路的输入端用于接收输入信号,其输出端与负载电路的输入端连接,该采样电路包括:变阻电路,其输入端用于接收输入信号,其输出端与负载电路的输入端连接,用于在接收到所述输入信号后的预设时间内,增加阻值。本公开提供的采样电路能够实现在保证负载电路输入端的信号的建立精度的情况下,进一步降低负载电路输入端的信号中的噪声信号的目的。