时钟吞脉冲电路及电子设备
    1.
    发明公开

    公开(公告)号:CN117559968A

    公开(公告)日:2024-02-13

    申请号:CN202311502454.4

    申请日:2023-11-13

    IPC分类号: H03K3/012 H03K3/0233 H03K3/78

    摘要: 本发明提供一种时钟吞脉冲电路及电子设备,时钟吞脉冲电路包括吞脉冲控制信号产生模块及吞脉冲模块,在吞脉冲模块中,对输入时钟信号进行两级反相处理,得到输出时钟信号,并在两级反相处理之间加入选择性上拉处理,选择性地将某一时段的电平拉高,再结合后级的反相处理,能有效消除吞掉输出时钟信号的部分脉冲;消除吞掉脉冲是结合上拉和反相实现的,不再是通过开关的直接关断以切断传输来实现的,基于上拉开关管的快速导通和反相器的整形作用,即使控制时钟信号的频率较高,输出时钟信号也不会产生毛刺;同时,时钟吞脉冲电路的整体拓扑结构及工作原理简单,这有效降低了高速时钟吞脉冲电路的设计难度。

    一种模拟数字转换器及低功耗图像传感器

    公开(公告)号:CN116996073A

    公开(公告)日:2023-11-03

    申请号:CN202310709225.3

    申请日:2023-06-15

    IPC分类号: H03M1/34 H03K3/78 H03K21/00

    摘要: 本发明公开了一种能够降低功耗的模拟数字转换器,包括第一比较器(1)、第一时钟截取模块(2)和第二时钟截取模块(7)、高位计数器(3)、低位计数器(8)、分频器(4)、间隔脉冲发生器(5)、脉宽放大器(6)、位合成模块(9)。该模拟数字转换器能够在保证计数精度的同时显著降低功耗,缩短计数时间。本发明还公开了采用该模拟数字转换器的图像传感器,具有低功耗、高帧率的特点。

    一种低频镇痛器
    3.
    发明公开

    公开(公告)号:CN107579724A

    公开(公告)日:2018-01-12

    申请号:CN201710766608.9

    申请日:2017-08-30

    发明人: 向君德

    摘要: 本发明公开了一种低频镇痛器,包括外壳、正电极片、负电极片、充电电池及设于外壳内的内部电路,所述内部电路包括充电电路A1、脉冲发生电路A2、稳压电路A3、按键电路A4、升压电路A5、脉冲驱动电路A6;所述脉冲驱动电路A6包括第一脉冲驱动电路A61及第二脉冲驱动电路A62;充电电路A1为充电电池充电;按键电路A4控制脉冲发生电路A2的输出脉冲幅度,升压电路A5对充电电池的3.6V电压进行升压后为脉冲驱动电路A6提供驱动电源,脉冲驱动电路A6将脉冲信号进行隔离放大后输出到正电极片和负电极片。本发明能满足用户个性化的镇痛需求,且工作稳定,使用寿命长。

    一种微波激励源
    4.
    发明授权

    公开(公告)号:CN101582684B

    公开(公告)日:2011-01-05

    申请号:CN200910303494.X

    申请日:2009-06-22

    发明人: 金卫东

    IPC分类号: H03K3/78 H03K5/00 H03L7/00

    摘要: 本发明适用于微波技术领域,提供了一种微波激励源,主要包括由调节电压控制电路、压控晶体振荡器和固态振荡器组成的频率综合器、频率计、调制器、调整控制器、微波脉冲功率放大器、可变衰减器、定向耦合器、检波器及功率指示器等,可以实现同时具备:输出功率在40W到200W的范围内连续各调、输出信号的频率稳定度达到(5×10-6)、输出信号的频率调节范围大于或等于4MHz、激励源本身应实时指示输出频率和输出功率、相位噪声低且杂波抑制能力高这几种特性。

    一种数字音频的播放方法和装置

    公开(公告)号:CN101533640A

    公开(公告)日:2009-09-16

    申请号:CN200910082141.1

    申请日:2009-04-16

    发明人: 尹宝林

    摘要: 本发明提供了一种数字音频的播放方法和装置,应用于具有本地时钟的数字音频广播接收端中,所述方法包括:计数音频数据帧内的本地时钟的个数,每个音频数据帧包括有若干音频数据;根据音频数据帧内的本地时钟的个数,得到音频数据内的本地时钟的个数;计数本地时钟并在计数到音频数据内的本地时钟的个数时产生播放信号,根据播放信号输出音频数据以进行音频播放。本发明可以使数字音频广播接收端准确获得音频播放频率,使音频播放频率的抖动降到最小,从而可以保证数字音频广播的播放质量。

    一种TTL电平窄脉冲电路
    6.
    发明公开

    公开(公告)号:CN118399930A

    公开(公告)日:2024-07-26

    申请号:CN202410353061.X

    申请日:2024-03-26

    IPC分类号: H03K3/78 H03K5/04

    摘要: 本发明公开了一种TTL电平窄脉冲电路,包括可调高压电源和TTL电平方波产生电路;可调高压电源连接在电阻R1的一端,电阻R1的另一端与电容C1和三极管Q的集电极端并联连接,电容C1与地线相连;三极管Q的基极端连接有电阻R2,电阻R2与地线相连;三极管Q的发射极并联连接有电阻R3和电阻R4,电阻R3与地线相连;电阻R4上并联连接有电阻R5和轨‑轨比较器,电阻R5与地线相连;TTL电平方波产生电路上连接有电容C2,电容C2上并联连接有电阻R5和二极管D,电阻R5与地线相连,二极管D与三极管的基极相连;本发明通过脉冲调理电路,实现脉冲宽度可调,重复频率可调,实现了低成本完成脉冲30ns以下的TTL电脉冲。

    一种时钟信号同步电路及方法
    7.
    发明公开

    公开(公告)号:CN117559990A

    公开(公告)日:2024-02-13

    申请号:CN202311584660.4

    申请日:2023-11-24

    IPC分类号: H03K21/00 H03K3/78

    摘要: 本发明提供一种时钟信号同步电路及方法,该电路包括:N个分频模块及N个同步模块,N个同步模块与N个分频模块一一对应连接,N个分频模块接时钟信号,对时钟信号进行分频,得到N个同频的分频信号,同步模块接时钟信号、分频信号及同步信号,基于同步信号对时钟信号及分频信号进行相位检测、逻辑转换及相位调整,得到对应的分频调整信号,N个同步模块一一对应输出的N个分频调整信号同步;其中,N为大于或等于2的整数。本申请在分频模块上添加了同步模块,在不中断电路正常工作的情况下,基于同步信号实现在线时钟信号的同步,得到多个同步的分频调整信号,不仅电路结构简单且电路损坏的风险低,提高电路的可靠性。

    一种多相非交叠时钟电路

    公开(公告)号:CN103166605B

    公开(公告)日:2016-04-06

    申请号:CN201310027759.4

    申请日:2013-01-25

    IPC分类号: H03K3/78 H03K5/00

    摘要: 本发明公开了一种多相非交叠时钟电路。所述多相非交叠时钟电路包括延迟模块,周期脉冲产生模块,多个反向器和多个RS触发器,所述延迟模块输入端与周期脉冲产生模块其中一个输入端连接作为主时钟输入端口,延迟模块输出端接至周期脉冲产生模块另一输入端,周期脉冲产生模块输出端接至各RS触发器的置位端,各反向器的输入端分别作为多相时钟的输入端口,各反向器输出端分别接至对应RS触发器的另一个输入端,各RS触发器的输出端分别作为多相非交叠时钟的输出端口。本发明结构简单、占用芯片面积小、可靠性高能对与主时钟同步的多相时钟进行处理。

    一种多相非交叠时钟电路

    公开(公告)号:CN103166605A

    公开(公告)日:2013-06-19

    申请号:CN201310027759.4

    申请日:2013-01-25

    IPC分类号: H03K3/78 H03K5/00

    摘要: 本发明公开了一种多相非交叠时钟电路。所述多相非交叠时钟电路包括延迟模块,周期脉冲产生模块,多个反向器和多个RS触发器,所述延迟模块输入端与周期脉冲产生模块其中一个输入端连接作为主时钟输入端口,延迟模块输出端接至周期脉冲产生模块另一输入端,周期脉冲产生模块输出端接至各RS触发器的置位端,各反向器的输入端分别作为多相时钟的输入端口,各反向器输出端分别接至对应RS触发器的另一个输入端,各RS触发器的输出端分别作为多相非交叠时钟的输出端口。本发明结构简单、占用芯片面积小、可靠性高能对与主时钟同步的多相时钟进行处理。

    用于视觉功能修复的人工视网膜电刺激像元电路

    公开(公告)号:CN101590305A

    公开(公告)日:2009-12-02

    申请号:CN200910104126.2

    申请日:2009-06-18

    申请人: 重庆大学

    摘要: 本发明提供一种用于视觉功能修复的人工视网膜电刺激像元电路,包括一个光电二极管、一个电容C1、一个施密特触发器、一个CMOS反相器、一个充放电控制回路和一个刺激电极;光电二极管的阳极接地,外界可见光照为光电二极管的输入,光电二极管的阴极连接控制回路的第一输出端,施密特触发器的输出为CMOS反相器的输入,反相器的输出端与刺激电极相连,刺激电极作为像元电路的输出端;CMOS反相器的输出端与充放电控制回路的控制端连接,控制回路的第二输出端为施密特触发器的输入端,在施密特触发器的输入端与地之间连接有电容C1。本发明的像元电路能够显著提高电路的动态范围,大幅度降低功耗,且像元电路输出脉冲信号的脉宽固定,像元面积减小,芯片集成度提高,实用性强。