一种双环路电荷泵锁相环及其控制方法

    公开(公告)号:CN118199628A

    公开(公告)日:2024-06-14

    申请号:CN202311361614.8

    申请日:2023-10-19

    摘要: 本发明提供一种双环路电荷泵锁相环及其控制方法,该锁相环包括:鉴频鉴相器、电荷泵、环路滤波器、检测模块、环路控制开关、电压控制模块、积分器、复位模块、压控振荡器及分频器,鉴频鉴相器比较输入信号和分频信号相位及频率以控制电荷泵的工作状态,根据电荷泵的充电电流或放电电流控制环路滤波器的滤波电压,通过检测模块对滤波电压进行检测,得到控制信号,根据控制信号控制环路控制开关、电压控制模块及积分器的工作状态,当充电电流或者放电电流异常时,双环路电荷泵锁相环发生振荡,通过控制信号关断环路控制开关,切断双环路电荷泵锁相环,并减小积分器的积分电容值,保证双环路电荷泵锁相环的稳定性并缩短其锁定时间。

    时钟吞脉冲电路及电子设备
    3.
    发明公开

    公开(公告)号:CN117559968A

    公开(公告)日:2024-02-13

    申请号:CN202311502454.4

    申请日:2023-11-13

    IPC分类号: H03K3/012 H03K3/0233 H03K3/78

    摘要: 本发明提供一种时钟吞脉冲电路及电子设备,时钟吞脉冲电路包括吞脉冲控制信号产生模块及吞脉冲模块,在吞脉冲模块中,对输入时钟信号进行两级反相处理,得到输出时钟信号,并在两级反相处理之间加入选择性上拉处理,选择性地将某一时段的电平拉高,再结合后级的反相处理,能有效消除吞掉输出时钟信号的部分脉冲;消除吞掉脉冲是结合上拉和反相实现的,不再是通过开关的直接关断以切断传输来实现的,基于上拉开关管的快速导通和反相器的整形作用,即使控制时钟信号的频率较高,输出时钟信号也不会产生毛刺;同时,时钟吞脉冲电路的整体拓扑结构及工作原理简单,这有效降低了高速时钟吞脉冲电路的设计难度。

    接口电路及电子装置
    4.
    发明授权

    公开(公告)号:CN112152606B

    公开(公告)日:2023-12-26

    申请号:CN202011037631.2

    申请日:2020-09-28

    IPC分类号: H03K19/0185

    摘要: 本发明提供一种接口电路及电子装置,包括:可编程电流阵列,用于根据输入编码产生送往共模差模产生电路的第一电流、第二电流,及根据输入编码产生送往驱动偏置产生电路的第三电流、第四电流;共模差模产生电路,用于根据第一电流产生共模电压,及根据第二电流与共模电压产生高电平电压与低电平电压;驱动偏置产生电路,用于根据第三电流与第四电流模拟负载,结合所述负载、高电平电压与低电平电压产生偏置电压;输出驱动电路,用于将输入信号转换成共模电压和差模幅度都可配置的差分信号并输出。通过可编程电流阵列与共模差模产生电路两者之间的配合,使得输出的共模电压的大小与差模电压的幅度都可统一配置,满足了高性能集成电路的设计需求。

    模数转换器的校正方法
    5.
    发明公开

    公开(公告)号:CN115940950A

    公开(公告)日:2023-04-07

    申请号:CN202211735360.7

    申请日:2022-12-31

    IPC分类号: H03M1/10

    摘要: 本发明提供一种模数转换器的校正方法,所述方法包括步骤:提取模数转换器中各级转换级的增益误差和权重误差;根据增益误差和权重误差,对模数转换器进行第一校正;提取第一校正后的模数转换器中各级转换级的抖动误差;根据抖动误差,对模数转换器进行第二校正。本发明先后提取了各级转换级的增益误差、权重误差及抖动误差,再进行模数转换器的校正,校正后的精度更高,提取了每个转换级中每个量化单元的实际权重,提取了每个转换级的实际级间增益,提取了抖动的实际权重,并在输出中消除抖动权重的影响,提升了模数转换的信噪比。

    时钟数据恢复电路的数字控制电路及时钟数据恢复电路

    公开(公告)号:CN113141181B

    公开(公告)日:2022-06-14

    申请号:CN202010050239.5

    申请日:2020-01-17

    IPC分类号: H03L7/181

    摘要: 本发明提供一种时钟数据恢复电路的数字控制电路及时钟数据恢复电路,在时钟数据恢复的数字控制电路中,通过相位插值器输入时钟幅度调节控制模块,可调节相位插值器输入时钟的幅度,使其时钟幅度不小于预先设定的阈值电压,进而能调节控制相位插值器的线性度;通过输入数据共模电压偏移量调节控制模块调节输入数据的共模电压偏移量,解决了串行数据共模电压失调的问题,并优化了采样时钟的占空比;通过相位插值器检测控制模块能有效调节控制相位插值器输出时钟的相位,使其输出的采样时钟满足采样要求;通过与门结构的相位检测单元代替传统的异或门结构,简化了相位检测单元的结构,减小了电路的面积和功耗。

    具有漏电流补偿功能的高速逐次逼近型模数转换器

    公开(公告)号:CN111211782B

    公开(公告)日:2022-04-01

    申请号:CN202010068045.8

    申请日:2020-01-21

    IPC分类号: H03M1/46

    摘要: 本发明公开了一种具有漏电流补偿功能的高速逐次逼近型模数转换器,包括主ADC模块、辅助ADC模块和两个采样开关漏电流补偿模块;辅助ADC模块产生与主ADC模块的漏电流呈线性关系的辅助漏电流并送给两个采样开关漏电流补偿模块,使两个采样开关漏电流补偿模块产生与主ADC模块的漏电流相同的补偿电流送给主ADC模块。本发明中,由于辅助ADC模块的器件为主ADC模块的器件按比例缩小,因此,辅助ADC模块的面积可以做得很小;由于辅助ADC模块和采样开关漏电流补偿模块产生的补偿电流和主ADC模块产生的漏电流随温度、电源电压和工艺呈线性同步变化,因此不需要额外的补偿技术,结构简单,补偿精度高。

    数字滤波器及全数字时钟数据恢复电路

    公开(公告)号:CN113328730A

    公开(公告)日:2021-08-31

    申请号:CN202110595127.2

    申请日:2021-05-28

    IPC分类号: H03H17/06 H03L7/093

    摘要: 本发明提供了一种数字滤波器及全数字时钟数据恢复电路,其中数字滤波器包括用于将输入的待补偿数字输入数据拆分为高位数据、第一低位数据和第二低位数据,并对高位数据进行频率积分处理的频率积分器,用于依次对输入的第一低位数据进行累加处理和量化处理的一阶sigma‑delta补偿电路,以及用于对输入的频率积分处理后的所述高位数据以及累加处理和量化处理后的所述第一低位数据进行全加处理,得到全加数据的全加器,通过采用一阶sigma‑delta补偿电路对原本舍弃的部分低位数据进行处理,既减少数字滤波器中积分路径所需的数据位数,减轻数字滤波器设计难度,又拓展了累加器的位数,从而降低了数字滤波器的设计难度和功耗,提高了数字滤波器的工作频率。