SYSTÈME ÉLECTRONIQUE
    81.
    发明公开

    公开(公告)号:EP3716130A1

    公开(公告)日:2020-09-30

    申请号:EP20164604.9

    申请日:2020-03-20

    摘要: La présente description concerne un appareil électronique (100) comprenant au moins un élément sécurisé (107) adapté à mettre en oeuvre au moins deux systèmes d'exploitation, et au moins un module de communication en champ proche (103) relié audit un élément sécurisé (107) par au moins une mémoire volatile (141, 142) .

    AUTHENTIFICATION D'UN CIRCUIT ÉLECTRONIQUE
    83.
    发明公开

    公开(公告)号:EP3564841A1

    公开(公告)日:2019-11-06

    申请号:EP19171706.5

    申请日:2019-04-29

    IPC分类号: G06F21/44 H04L9/08 H04L9/32

    摘要: La présente description concerne un procédé d'authentification d'un premier circuit électronique par un deuxième circuit électronique, dans lequel le premier circuit génère une première valeur (SecVal(i)), à partir d'une deuxième valeur (i ; PubVal(i)) reçue du deuxième circuit et d'une troisième valeur (Seed(j)) contenue dans une première mémoire non volatile à lecture destructrice.

    EXÉCUTION SÉCURISÉE D'UN ALGORITHME
    89.
    发明公开
    EXÉCUTION SÉCURISÉE D'UN ALGORITHME 审中-公开
    一种算法的安全执行

    公开(公告)号:EP3252987A1

    公开(公告)日:2017-12-06

    申请号:EP16198651.8

    申请日:2016-11-14

    IPC分类号: H04L9/00 G06F21/52 G06F21/55

    摘要: L'invention concerne un procédé d'exécution d'un algorithme, comportant les étapes suivantes : réaliser (41) une première exécution (EXE1) de l'algorithme par une unité de traitement (11) ; envoyer au moins un premier résultat pour écriture dans une mémoire à un circuit de gestion de mémoire ; stocker (43) ledit premier résultat dans une première zone (122) de la mémoire volatile ; réaliser (44) une deuxième exécution (EXE2) de l'algorithme par ladite unité de traitement ; envoyer au moins un deuxième résultat pour écriture dans la mémoire audit circuit ; et appliquer (46, 47, 48), par ledit circuit, un traitement différent par rapport à la première exécution.

    摘要翻译: 包括以下步骤:由处理单元(11)产生(41)所述算法的第一执行(EXE1); 发送至少一个第一结果以写入存储器管理电路; 将所述第一结果存储(43)在所述易失性存储器的第一区域(122)中; 由所述处理单元执行(44)算法的第二执行(EXE2); 至少发送第二结果以便在所述存储器中写入所述电路; 以及由所述电路应用(46,47,48)与第一次执行相比不同的处理。

    GESTION DU STOCKAGE DANS UNE MÉMOIRE FLASH
    90.
    发明公开
    GESTION DU STOCKAGE DANS UNE MÉMOIRE FLASH 审中-公开
    管理FLASH存储器中的存储

    公开(公告)号:EP3246820A1

    公开(公告)日:2017-11-22

    申请号:EP16198176.6

    申请日:2016-11-10

    IPC分类号: G06F12/02

    摘要: L'invention concerne un procédé de gestion d'une mémoire flash, dans lequel : les données (A) à stocker sont organisées en blocs logiques (Bi) ; la mémoire est divisée en pages ; chaque page est divisée en trames (Fj), chaque trame pouvant contenir au moins un bloc de données et au moins deux mots de métadonnées de trame (FMDj) ; chaque page comporte au moins un mot de métadonnées de page (PMD) qui contient, lorsqu'une page est écrite, une valeur d'un compteur (PWN) de nombre de pages écrites ; une écriture d'un bloc logique dans la mémoire s'accompagne d'une programmation d'un premier mot de métadonnées de trame (FMDj(2)) avec un identifiant (i) de ce bloc logique ; et la page dans laquelle procéder à l'écriture est choisie comme étant celle dont le premier mot de métadonnées contient la valeur maximum du compteur de pages écrites parmi toutes les pages.

    摘要翻译: 用于管理闪存的方法技术领域本发明涉及一种用于管理闪存的方法,其中:要存储的数据(A)被组织在逻辑块(Bi)中; 内存分为页面; 每个页面被分成帧(Fj),每个帧可以包含至少一个数据块和至少两个帧元数据字(FMDj); 每个页面具有至少一个页面元数据字(PMD),当写入页面时,该页面元数据字包含写入的页数的计数器(PWN)的值; 在存储器中写入逻辑块伴随着对该逻辑块的标识符(i)的第一帧元数据字(FMDj(2))的编程; 并且在其中写入的页面被选择为其第一元数据字包含写在所有页面中的页面的计数器的最大值的页面。