半導体装置
    3.
    发明专利
    半導体装置 审中-公开

    公开(公告)号:JPWO2017056132A1

    公开(公告)日:2018-07-19

    申请号:JP2015005013

    申请日:2015-10-01

    IPC分类号: G06F13/38 G06F13/362

    摘要: 本発明に係る半導体装置は、複数のマスタ(100)と、メモリコントローラ(400a)と、複数のマスタ(100)とメモリコントローラ(400a)とを接続するバスと、複数のマスタ(100)のQoS情報を格納するQoS情報レジスタ(610)と、メモリコントローラ(400a)のバッファ(401)の空き情報に基づいて、アクセス権の権利付与可能数を計算する権利付与数制御部(602)と、QoS情報レジスタ(610)のQoS情報、及び権利付与数制御部(602)からの権利付与可能数に基づいて、アクセス権の権利付与先のマスタ(100)を選択する権利付与選択制御部(603a)と、権利付与選択制御部(603a)からのアクセス権が未付与であるマスタ(100)のリクエストを通さないリクエスト発行制御部(201a)と、を備える。

    電子制御装置
    4.
    发明专利

    公开(公告)号:JP6338732B1

    公开(公告)日:2018-06-06

    申请号:JP2017084277

    申请日:2017-04-21

    发明人: 里見 誠一

    CPC分类号: G06F13/362 G06F13/1668

    摘要: 【課題】スレーブがマスターから送受信要求を受けた場合であっても、新旧のデータを混在させることなく、新しいデータをスレーブが使用できる電子制御装置を得る。 【解決手段】電子制御装置は、マスター対象データ領域(A7)、複数の送信マスターバンク(A2,A3)、送信マスター情報領域(A1)、受信スレーブ情報領域(A4)および複数の受信スレーブバンク(A5,A6)を含むマスターメモリ(23)を有するマスターマイコンと、スレーブ対象データ領域(B7)、複数の送信スレーブバンク(B5,B6)、送信スレーブ情報領域(B4)、受信マスター情報領域(B1)および複数の受信マスターバンク(B2,B3)を含むスレーブメモリ(33)を有するスレーブマイコンとを備えて構成される。 【選択図】図2

    情報処理装置及び方法
    5.
    发明专利
    情報処理装置及び方法 有权
    信息处理设备和方法

    公开(公告)号:JPWO2015040690A1

    公开(公告)日:2017-03-02

    申请号:JP2015537462

    申请日:2013-09-18

    发明人: 正朗 志知

    IPC分类号: H04L12/28

    摘要: 本情報処理装置は、複数の処理ユニットを管理する。そして、本情報処理装置は、複数の処理ユニットのうち第1の処理ユニットから、当該第1の処理ユニットがスイッチの機能を有するか否かを示す第1の情報と、第1の処理ユニットにおける複数のポートに対して論理ネットワークの設定が完了したか否かを示す第2の情報とを取得する第1処理部と、少なくとも第1の情報と第2の情報とを用いて、第1の処理ユニットにおける複数のポートの使用可否を決定し、使用可能又は使用不可を示す情報を第1の処理ユニットに送信する第2処理部とを有する。

    摘要翻译: 所述信息处理装置管理的多个处理单元。 然后,信息处理装置中,多个处理单元的第一处理单元,所述第一信息,其中所述第一处理单元指示是否一个功能开关,在所述第一处理单元 第一处理单元,其获取指示所述逻辑网络的设定是否完成的多个端口的第二信息,其中至少一个第一和第二信息,所述第一 确定在所述处理单元中的多个端口中的可用性,并且发送表示可用或不可用的第一处理单元的信息的第二处理单元。

    情報処理装置およびその制御方法
    7.
    发明专利
    情報処理装置およびその制御方法 有权
    其信息处理设备和控制方法

    公开(公告)号:JPWO2014020745A1

    公开(公告)日:2016-07-11

    申请号:JP2014527914

    申请日:2012-08-02

    IPC分类号: G06F13/14 G06F13/36 G06F13/38

    CPC分类号: G06F13/362

    摘要: 通信速度の低下を抑制する。情報処理装置(1)は、I/F回路(11−1〜11−n)、スイッチ(12)および制御部(13)を備える。I/F回路(11−1〜11−n)は、それぞれ通信ポート(P)を有し、通信ポート(P)を介して、機器との入出力インタフェースを制御する。スイッチ(12)は、I/F回路(11−1〜11−n)と機器(D1〜Dm)との間に位置するマトリクススイッチであり、スイッチ指示にもとづいて、I/F回路(11−1〜11−n)の各通信ポート(P)と機器(D1〜Dm)との接続をスイッチングする。制御部(13)は、I/F回路(11−1〜11−n)の通信ポートの負荷に応じて、スイッチ指示を出力してスイッチ(12)を制御する。

    摘要翻译: 它抑制通信速度的降低。 的信息处理装置(1)包括I / F电路(11-1至11-n),开关(12)和所述控制单元(13)。 I / F电路(11-1至11-n)具有通信端口,分别为(P),经由通信端口(P),并控制与该设备的输入和输出接口。 开关(12)是位于所述I / F电路之间的矩阵开关(11-1至11-n)和设备(D1至Dm),基于所述切换指示时,I / F电路(11- 1至11-n)的每个通信端口(P)和开关与该设备的连接(D1至Dm)。 控制单元(13),取决于I / F电路的通信端口的负载(11-1至11-n),控制开关(12)输出一切换指令。