发明公开
- 专利标题: 一种基于扫描链的抗辐照FPGA中可编程逻辑块的测试方法
-
申请号: CN202211177013.7申请日: 2022-09-26
-
公开(公告)号: CN115616389A公开(公告)日: 2023-01-17
- 发明人: 陈雷 , 翟笑 , 孙华波 , 张彦龙 , 孙健爽 , 刘亚泽 , 彭宝莉 , 孙晋怡 , 张玉 , 伊经伟
- 申请人: 北京时代民芯科技有限公司 , 北京微电子技术研究所
- 申请人地址: 北京市丰台区东高地四营门北路2号;
- 专利权人: 北京时代民芯科技有限公司,北京微电子技术研究所
- 当前专利权人: 北京时代民芯科技有限公司,北京微电子技术研究所
- 当前专利权人地址: 北京市丰台区东高地四营门北路2号;
- 代理机构: 中国航天科技专利中心
- 代理商 张晓飞
- 主分类号: G01R31/3185
- IPC分类号: G01R31/3185
摘要:
一种基于扫描链的抗辐照FPGA中可编程逻辑块的测试方法。包括对可编程逻辑块中寄存器、LUT以及MUX的测试。对于寄存器的测试可以直接将其变成扫描寄存器,再通过扫描链进行测试。对于LUT的测试,测试输入利用外围互联线连接到外部IO,测试输出利用逻辑单元中的寄存器捕获串行移到片外。对于寄存器后MUX的测试,利用外部互连线将MUX的输出连接到LUT的输入端。利用测试点捕获输出并串行移到片外。本发明采用的插入扫描链的测试方法只会增加额外的引脚并没有改变原有的电路结构,可以同时对多个寄存器故障定位,在测试电路中使用抗单粒子翻转的加固触发器以及加固SRAM。更好的满足用户对产品连续不间断稳定运行的要求。
IPC分类: