过采样处理电路及数-模转换器

    公开(公告)号:CN1340247A

    公开(公告)日:2002-03-13

    申请号:CN00803929.1

    申请日:2000-12-15

    申请人: 酒井康江

    发明人: 小柳裕喜生

    IPC分类号: H03M3/04

    CPC分类号: H03H17/028 H03M3/508

    摘要: 本发明的目的在于,提供一种可以减小电路规模并能减低部件成本的过采样处理电路及数—模转换器。过采样处理电路,在结构上包含4个D型触发器10—1~10—4、4个乘法器12—1~12—4、3个加法器14—1~14—3、2个积分电路16—1、16—2。输入数据依次输入并保持在4个D型触发器内。各乘法器,在1个时钟周期的前一半和后一半用不同的乘数对一一对应的D型触发器的保持数据进行乘法处理,并由3个加法器将各乘法运算结果相加。进一步,由2个积分电路对该相加值进行2次数字积分处理。

    图像分组通讯系统
    92.
    发明公开

    公开(公告)号:CN1215270A

    公开(公告)日:1999-04-28

    申请号:CN98120127.X

    申请日:1998-10-07

    发明人: 东田真明

    IPC分类号: H04L7/02 H03M3/04

    摘要: 在一个图像包通信系统中,从发射器(101)方面来谈,传输时钟(CLK1)是在与参照时钟同步的状态下生成的,而传输标准信号(FLM1)为基准,与参照时钟同步的状态下生成的,因之,包发生器(104)参照具有图像包报头的传输标准信号,以传输时钟(CLK1)的定时作用为基准,生成图像包。再者,从接收器(105)方面来讲,接收时钟(CLK2)是在与参照时钟同步的状态下生成的,因而,接收时钟(CLK2)与传输时钟(CLK1)达成同步。

    Δ-∑调制器
    94.
    发明公开
    Δ-∑调制器 审中-实审

    公开(公告)号:CN116349134A

    公开(公告)日:2023-06-27

    申请号:CN202180070909.2

    申请日:2021-10-04

    IPC分类号: H03M3/04

    摘要: 一种Δ‑∑调制器(200)包含第一放大器(210),其具有输入、反馈控制输入及输出。所述输入是所述Δ‑∑调制器(200)的第一输入。所述Δ‑∑调制器进一步包含第一积分器(230)及第一量化器(240)。所述第一积分器(230)具有输入及输出。所述第一放大器(210)的所述输出耦合到所述第一积分器(230)的所述输入。所述第一量化器(240)具有输入及输出。所述第一量化器(240)的所述输出耦合到所述第一放大器(210)的所述反馈控制输入。

    用于操作模数转换器的系统和方法

    公开(公告)号:CN103457608B

    公开(公告)日:2016-11-23

    申请号:CN201310206906.4

    申请日:2013-05-29

    IPC分类号: H03M3/04

    CPC分类号: H03M3/352 H03M3/462

    摘要: 本发明涉及用于操作模数转换器的系统和方法,该系统和方法可被用于缩放Σ‑Δ模数转换器的调制器的输出,且该系统和方法可被用于补偿Σ‑Δ模数转换器中的基准电压随温度的变化。根据一种实施方式,系统可被用于缩放Σ‑Δ模数转换器(ADC)的调制器的输出。抽取滤波器具有由作为向抽取滤波器的输入而接收的抽取长度值可调节的抽取长度。抽取滤波器被配置为接收Σ‑ΔADC的调制器的输出,并利用所接收的抽取长度值来抽取所接收的Σ‑ΔADC的调制器的输出。

    用于多位∑-Δ数/模转换器中的抖动的方法及设备

    公开(公告)号:CN102119489B

    公开(公告)日:2016-10-05

    申请号:CN200980131350.9

    申请日:2009-10-22

    IPC分类号: H03M3/04

    CPC分类号: H03M3/33 H03M3/424

    摘要: 本发明提供一种多位(M位,M>1)∑‑Δ数/模转换器(DAC),其具有可变分辨率多位量化器,所述可变分辨率多位量化器使其数字值输入舍位或舍入为遵循随机或伪随机序列的分辨率以提供用于移除所述∑‑ΔDAC的模拟输出中的不合意空闲音调的自动动态抖动。提供介于1与M之间的随机数N(n),且借助数字舍位器或舍入器将所述量化器的输出处的每一M位数字值中的M‑N(n)个最低有效位强制为零。可由随机或伪随机序列产生器(例如,与数字比较器及加法器组合的伽罗瓦线性反馈移位寄存器)提供所述随机数N(n)。

    使用N个电容器的4N+1层电容性DAC

    公开(公告)号:CN105075124A

    公开(公告)日:2015-11-18

    申请号:CN201480010212.6

    申请日:2014-03-10

    IPC分类号: H03M1/06 H03M3/04

    摘要: 一种供在ΣΔ调制器中使用的电荷转移类型的数/模转换器DAC包含可操作以产生4n+1个输出电平的电容器开关单元,所述电容器开关单元包括:多个第二切换单元,其用于将多个参考电容器对的第一端子与正或负参考信号耦合;其中所述多个参考电容器对的第二端子分别并联耦合;其中针对偶数转移提供单个切换组合以达成线性,且其中针对奇数转移提供不同切换组合的平均数以达成线性;其中偶数转移是在所述DAC的输入为偶数时,且奇数转移是在到所述DAC的输入为奇数时。