抑制前馈ΔΣ转换器中的信号传递函数峰化

    公开(公告)号:CN107852164A

    公开(公告)日:2018-03-27

    申请号:CN201680040665.2

    申请日:2016-06-02

    IPC分类号: H03M1/00

    摘要: 用于CT DSM的修改的拓扑(本文称为“SCFF”)可以有效地处理信号传递函数(STF)峰化,这是连续时间前馈ΔΣ转换器的固定性能。SCFF方法包括向第二积分器的输入提供另外的数模(DAC)反馈路径(在电路中产生另外的DAC,把量化器的输出转换成模拟信号并把模拟信号反馈到第二积分器的输入)。而且,SCFF方法包括提供两个馈入:第一馈入到第二积分器的输入以及第二馈入到第三积分器的输入。第一馈入可以是负的。有利地,修改的连续时间ΔΣ调制器实现这种方法缓解了信号传递函数中的一些峰化问题,同时仍享有低功耗。

    带抖动的西格玛德尔塔调制器

    公开(公告)号:CN104137422B

    公开(公告)日:2017-10-24

    申请号:CN201380008559.2

    申请日:2013-02-08

    IPC分类号: H03M3/00

    CPC分类号: H03M3/30 H03M3/328 H03M3/422

    摘要: 一种西格玛德尔塔调制器可以包括环路滤波器和加法器,所述加法器配置成接受环路滤波器的输出和抖动输入信号。加法器可进一步配置成将环路滤波器的输出和抖动输入信号组合成组合输出信号。西格玛德尔塔调制器还可以包括量化器,其配置成接受来自加法器的组合输出信号,并且将组合信号量化成量化器输出信号。西格玛德尔塔调制器可以进一步包括第一减法器,其配置成接受量化器输出信号并且从量化器输出信号中减去抖动输入信号。

    具备检索功能的数字信号处理装置

    公开(公告)号:CN104217737B

    公开(公告)日:2017-05-03

    申请号:CN201410069134.9

    申请日:2014-02-27

    发明人: 宫本贵史

    IPC分类号: G11B27/10

    摘要: 本发明提供一种具备检索功能的数字信号处理装置,即使是1位数字信号也能够容易且可靠地检索到预期的位置。数字信号处理装置的控制部(18)从存储部(20)提取由轻推转盘(22)指定的位置起的预定时间的1位数字信号并反复输出到多位化器(10)。多位化器(10)将1位数字信号转换成多位,通过乘法运算器(12)进行淡入和淡出处理,并通过ΔΣ调制器(14)再转换成1位数字信号并输出。

    用于ΣΔADC的混扰器的稳定性校正

    公开(公告)号:CN104106216B

    公开(公告)日:2017-03-22

    申请号:CN201380008539.5

    申请日:2013-02-08

    IPC分类号: H03M1/00

    摘要: 一种ΣΔ模数转换器(“ΣΔADC”)可包括环路滤波器,ADC、反馈数模转换器(“DAC”)以及控制电路。反馈DAC可包括多个单位元件(电阻器,电容器,或电流源),它们理想地彼此相同但是由于制造期间引入的失配误差而有所变化。失配误差可在ΣΔADC输出信号中引入产生不期望的噪声频率和非线性的信号误差。本发明的实施例提供了稳定的二阶混扰器,其实现了ΣΔADC对频率响应的整形以降低DAC单位元件之间的失配误差的影响。二阶混扰器可包括累加校正器,其可抑制混扰器内累加器的饱和。该抑制可压缩每个累加器的累加值的范围同时保持值的连贯以稳定二阶混扰器的操作。

    使用旋转电阻器环生成比较器阈值

    公开(公告)号:CN106253907A

    公开(公告)日:2016-12-21

    申请号:CN201610388699.2

    申请日:2016-06-02

    IPC分类号: H03M3/00

    摘要: 本发明涉及使用旋转电阻器环生成比较器阈值。数据转换器将模拟形式的信号转换成数字形式或者将信号从数字形式转换成模拟形式。由于本来应相同的器件(一元元件)之间的失配,一些数据转换器输出会具有不合需要的特性,诸如非线性。基于伪随机序列来混排一元元件的输入是一种能够随时间推移而平衡失配的技术。然而,混排通常需要复杂的开关矩阵,并且可能影响转换器的速度。为解决失配,用于旋转比较器阈值的高速技术被实现以有效地旋转一元数模转换器元件阵列。该技术尤其有益于解决在德尔塔-西格玛模数转换器内重构量化模拟信号的一元数模转换器中的失配。

    一种带通和低通Δ-∑混合调制的并发双频带发射机

    公开(公告)号:CN106230444A

    公开(公告)日:2016-12-14

    申请号:CN201610396295.8

    申请日:2016-06-07

    申请人: 云南大学

    IPC分类号: H04B1/04 H03M3/00

    摘要: 本发明涉及一种基于低通 和带通调制器混合结构的并发双频带发射机,属于宽带和多频带系统应用领域。本发明包括:两个不同的输入信号在DSP(1)处理后分别经过带通调制器(2)和低通 调制器(3)进行噪声整形,然后与两个不同的载波进行上变频,其载波频率分别与对应的调制器过采样频率相同(4、5),然后以相同的时钟频率将上下两路信号结合起来(6)再放大(7)和滤波(8),最后发送此双频信号。本发明的优点在于:上下两支路的 调制器结构灵活简单,保证两路信号传输互不干扰,实现了非连续频谱的聚合;载波频率与调制器过采样频率相同,降低了整个系统的时钟频率,便于实现。

    用于测量装置的谐振电路以及测量装置

    公开(公告)号:CN105865554A

    公开(公告)日:2016-08-17

    申请号:CN201610080294.2

    申请日:2016-02-04

    IPC分类号: G01F1/84

    摘要: 本发明提供了用于测量装置的谐振电路以及测量装置。一种谐振电路被配置为:接收通过用ΔΣ调制器ΔΣ?调制模拟位移信号而获得的脉冲密度信号以及从所述脉冲密度信号获得的多比特信号;以及根据所述脉冲密度信号和所述多比特信号来生成激发信号。所述谐振电路包括:放大系数控制器,其被配置为依据从所述多比特信号获得的振动信号来设置放大系数;乘法器,其被配置为按照所述放大系数来放大脉冲密度信号的电平;以及电路组,其被配置为根据通过进一步ΔΣ?调制所述乘法器的输出而获得的脉冲密度信号,来生成所述激发信号。所述放大系数控制器被配置为:根据从振动信号获得的振幅信号与目标振幅值之间的差,使用比例控制和积分控制来设置放大系数。

    信号处理
    40.
    发明公开

    公开(公告)号:CN104344821A

    公开(公告)日:2015-02-11

    申请号:CN201410360461.X

    申请日:2014-07-25

    发明人: K.汤森

    IPC分类号: G01C19/5677 G01C19/5684

    摘要: 本发明公开一种处理载波频率Fc下的幅度调制模拟信号的方法,所述方法包括:使所述模拟信号数字化以便产生表示所述模拟信号的幅度的输入比特流;生成同相参考比特流,所述同相参考比特流与所述载波频率Fc是同步的并且表示大致上呈正弦波和/或余弦波形式的同相数字参考信号;以及使所述输入比特流与所述同相参考比特流相乘以便产生表示所述模拟信号的幅度调制的输出比特流。