-
公开(公告)号:CN105027439B
公开(公告)日:2017-10-24
申请号:CN201480012224.2
申请日:2014-03-04
申请人: 高通股份有限公司
IPC分类号: H03K3/356 , H03K19/0185 , H03K19/017
CPC分类号: H03K5/1565 , H03K3/012 , H03K3/35613 , H03K19/01714 , H03K19/018521 , H03L5/00
摘要: 本公开的某些方面提供了采用低等待时间的AC耦合升压电路的电压电平移位电路,以及纳入此类电平移位电路的其他电路和装置。此类电平移位电路相比于常规电平移位器提供显著更低的等待时间(例如,减小了至少二分之一的等待时间)。通过提供在诸仿真角上一致的等待时间,本文描述的电平移位电路与常规电平移位器相比还提供显著更低的功耗和减少的占空循环畸变。
-
公开(公告)号:CN101816128B
公开(公告)日:2015-09-02
申请号:CN200780100919.6
申请日:2007-10-05
申请人: 爱立信电话股份有限公司
发明人: A·斯文森
IPC分类号: H03K19/0944 , H03K19/0948 , H03K19/013 , H03K19/017
CPC分类号: H03K17/6872 , H03K17/163 , H03K17/284
摘要: 一种用于动力开关元件(3)的驱动电路(1)包括:用于接收驱动脉冲的输入端子(21);第一(5)和第二半导体元件(7),每个半导体元件具有可控端子、电压放大端子和电流放大端子,所述第一和第二晶体管的电流放大端子被互连,第一半导体元件(5)的电压放大端子被连接到第一功率轨(13)而第二半导体元件(7)的电压放大端子被连接到第二功率轨(15),第一功率轨(13)的电势比第二功率轨(15)的电势高,第一和第二半导体元件的可控端子被互连;电阻器(17)和二极管(19),并联连接在所述可控端子和输入端子(21)之间;以及电容器(23),连接在所述可控端子和所述电流放大端子之间,其中每个所述半导体元件(5,7)具有连接在其电流放大端子和其电压放大端子之间的二极管(9,11)。
-
公开(公告)号:CN101807907B
公开(公告)日:2015-07-22
申请号:CN201010150979.2
申请日:2004-02-12
申请人: 株式会社半导体能源研究所
发明人: 木村肇
IPC分类号: H03K19/017 , H03K19/0185
CPC分类号: H03K19/01728 , H03K19/01855
摘要: 半导体器件及其驱动方法。本发明的一个目标是提供一种数字电路,该电路能正常地运行而与输入信号的二进制电位无关。本发明提供一种半导体器件,它包括校正单元;及单个或多个电路元件,其中所述校正单元包括:第一电容元件;第二电容元件;第一开关;及第二开关,并且其中,第一电容元件的第一电极和第二电容元件的第一电极被连接到一个输入端,第一开关控制将第一电位提供给第一电容元件的第二电极,第二开关控制将第二电位提供给第二电容元件的第二电极,第一电容元件的第二电极的电位或第二电容元件的第二电极的电位提供给所述单个或多个电路元件。
-
公开(公告)号:CN102684673A
公开(公告)日:2012-09-19
申请号:CN201210174812.9
申请日:2009-02-09
申请人: 索尼株式会社
发明人: 甚田诚一郎
IPC分类号: H03K19/017
CPC分类号: H03K19/017
摘要: 此处公开的是被配置为采用相同的导电类型的第一、第二和第三晶体管的自举电路,其中:当第三晶体管进入截止状态时,将第一晶体管的栅极与第三晶体管的源极和漏极区中的特定一个相互连接的节点部分进入浮空状态;第二晶体管的栅极连接至传送两个时钟信号中的另外一个的时钟供给线;以及在所述节点部分与第一电压供给线之间提供电压变化抑制电容器。
-
公开(公告)号:CN102386908A
公开(公告)日:2012-03-21
申请号:CN201110284557.9
申请日:2011-09-23
申请人: 宁波大学
IPC分类号: H03K19/017 , H03K19/20
摘要: 本发明公开了一种绝热多米诺电路,包括第一PMOS管、第一NMOS管、延时电路和设置于第一PMOS管的源极和第一NMOS管的漏极之间的逻辑电路,第一PMOS管的栅极和第一NMOS管的栅极并接于钟控时钟信号输入端,第一PMOS管的漏极和第一NMOS管的源极并接于延时电路输出端,延时电路输入端与功率时钟信号输入端连接,延时后的功率时钟与中控时钟组成二相交叠时钟,另外还公开了一种结合绝热多米诺电路与NDL逻辑的绝热多米诺三值与门电路,优点是钟控时钟和延时后的功率时钟组成二相交叠时钟,保证了电路的能量回收的效果,提高了电路的可靠性,同时由于采用NDL逻辑,其晶体管数量少,开关活动性低,保证了电路具有低功耗,高速度和高信息密度。
-
公开(公告)号:CN101529716B
公开(公告)日:2011-11-23
申请号:CN200780039112.6
申请日:2007-10-18
申请人: NXP股份有限公司
发明人: 马尔科·贝尔库特
IPC分类号: H03F3/217 , H03K17/06 , H03K19/017 , H03K17/687
CPC分类号: H03F3/2171 , H03F2200/351 , H03F2200/51 , H03K17/063 , H03K17/6871
摘要: 本发明涉及一种功率放大器,该功率放大器包括第一晶体管(MH),其具有耦接在正供电端(Vdd)和输出端(Vout)之间的第一主通道,所述第一晶体管具有被高侧驱动器电路所提供的第一栅极信号(Vgatehigh)所驱动的控制端,所述高侧驱动器电路由第一电压端(Vboot)偏置。该功率放大器还包括第二晶体管(ML),其具有耦接在输出端和负供电端(Vss)之间的第二主通道,所述第二晶体管具有被低侧驱动器电路所提供的第二栅极信号(Vgatelow)所驱动的第二控制端,所述低侧驱动器电路由第二电压端(Vreg)偏置,该功率放大器还包括开关电路(10),其被耦接在第一电压端(Vboot)和第二电压端(Vreg)之间,所述开关电路被第二栅极信号(Vgatelow)所控制。
-
公开(公告)号:CN1741387B
公开(公告)日:2011-11-09
申请号:CN200410057911.4
申请日:2004-08-26
申请人: 瑞昱半导体股份有限公司
发明人: 吕昭信
IPC分类号: H03K19/01 , H03K19/017 , H03K19/0944 , H03K5/153
摘要: 一种锁存反向电路与使用该锁存反向电路的触发器与双锁存数据触发器。锁存反向电路包含一第一PMOS晶体管、一第二PMOS晶体管、一第一NMOS晶体管、一第二NMOS晶体管、一第一电平调整单元、以及一第二电平调整单元。该锁存锁存反向电路利用第一电平调整单元与第二电平调整单元事先调整第二PMOS晶体管的源极与第二NMOS晶体管的漏极的电平,藉以提升锁存反向电路的反应速度。
-
公开(公告)号:CN101442307B
公开(公告)日:2011-06-29
申请号:CN200810086045.X
申请日:2008-03-14
申请人: 联发科技股份有限公司
发明人: 骆彦彬
IPC分类号: H03K19/0185 , H03K19/017 , H03K19/20
CPC分类号: H03K3/35613 , H03K3/012
摘要: 本发明提供一种电平转换器,包含:参考电压产生器,用于产生第一参考电压及第二参考电压;反相缓冲器级,包含用于接收第一参考电压的电源端,用于接收具有第一电压工作范围的第一信号的输入端,用于输出反相于第一信号且具有第二电压工作范围的第二信号的输出端;第一晶体管,其源极用于接收第二参考电压;第二晶体管,其源极耦合于接地端;第三晶体管,其源极用于接收第二参考电压;第四晶体管,其栅极耦合于反相缓冲器级的输入端。第一晶体管的漏极、第二晶体管的漏极与第三晶体管的栅极耦合于输出具有第三电压工作范围的第三信号的第一节点。本发明提供了一种稳健的电路设计方法,提升了电路效能,使本发明的电平转换器兼具高速操作与低漏电性能。
-
公开(公告)号:CN101546999B
公开(公告)日:2011-05-11
申请号:CN200810087737.6
申请日:2008-03-24
申请人: 瑞鼎科技股份有限公司
IPC分类号: H03K19/017 , H03K19/0185 , H03K19/003
摘要: 一种电平转换电路,包括电平转换器、反相器、第一开关电路及第二开关电路。电平转换器包括第一晶体管、第二晶体管、第三晶体管及第四晶体管。反相器用以接收输入信号并由此产生反相输入信号。第一晶体管及第二晶体管分别受控于输入信号及输出信号,以输出反相输出信号。而第三晶体管及第四晶体管分别受控于反相输入信号及反相输出信号,以输出输出信号。第一开关电路耦接至电平转换器,并在第三晶体管导通时,关闭第四晶体管。而第二开关电路耦接至电平转换器,并在第一晶体管导通时,关闭第二晶体管。
-
公开(公告)号:CN101431327B
公开(公告)日:2011-01-19
申请号:CN200710185068.1
申请日:2007-11-06
申请人: 瑞昱半导体股份有限公司
IPC分类号: H03K19/096 , H03K19/017
摘要: 一种栓锁器包含:一放大电路,用来在一第一状态接收一第一偏压电流,以放大一输入信号并产生一放大信号;一栓锁单元,用来栓锁该放大信号,并在一第二状态接收一第二偏压电流,以输出该放大信号;以及一偏压电路,用来提供该第一偏压电流至该放大电路,以及提供该第二偏压电流至该栓锁单元,该偏压电路包含有:一第一偏压模块,用来在该第一状态时提供一第三偏压电流至该放大电路;以及一第二偏压模块,用来在该第一状态提供一第四偏压电流至该放大电路;其中,该第一偏压电流等于该第三偏压电流与该第四偏压电流之和。
-
-
-
-
-
-
-
-
-