具备检索功能的数字信号处理装置

    公开(公告)号:CN104217737A

    公开(公告)日:2014-12-17

    申请号:CN201410069134.9

    申请日:2014-02-27

    发明人: 宫本贵史

    IPC分类号: G11B27/10

    摘要: 本发明提供一种具备检索功能的数字信号处理装置,即使是1位数字信号也能够容易且可靠地检索到预期的位置。数字信号处理装置的控制部(18)从存储部(20)提取由轻推转盘(22)指定的位置起的预定时间的1位数字信号并反复输出到多位化器(10)。多位化器(10)将1位数字信号转换成多位,通过乘法运算器(12)进行淡入和淡出处理,并通过ΔΣ调制器(14)再转换成1位数字信号并输出。

    具有减少的量化级的多级Σ-Δ模数转换器

    公开(公告)号:CN103875185A

    公开(公告)日:2014-06-18

    申请号:CN201280050524.0

    申请日:2012-10-10

    发明人: 卡洛·平纳

    IPC分类号: H03M3/04

    摘要: 本发明涉及多级Σ-Δ模数转换器(200),包括:直接路径(d1),其具有接收输入模拟信号(X)的输入端子(Id1)和提供对应于输入模拟信号(X)的输出数字信号(Y)的输出端子(Od1),直接路径(d1)包括:模拟积分器(2),其具有接收代表输入模拟信号(X)的第一模拟信号(X2)的输入端子(I2)和提供第二模拟信号(X3)的输出端子(O2);第一计算块(S3),其布置成接收第二模拟信号(X3)且提供第一模拟计算信号(X4);量化器(3),其具有操作性地连接至第一计算块(S3)以接收第一模拟计算信号(X4)的相应的输入端子(I3)以及操作性地连接至直接路径(d1)的输出端子(Od1)的相应的输出端子(O3)。转换器(200)的特征在于:直接路径(d1)还包括插入在量化器(3)的输出端子(O3)和转换器(200)的输出端子(Od1)之间的数字积分器(4),数字积分器(4)包括延迟块(5),其具有接收输出数字信号(Y)的输入端子(I5)和用于提供延迟数字信号(DS1)的输出端子(O5),且其特征在于:转换器包括第一反馈路径(f1),其布置成将代表存在于数字积分器(4)的延迟块(5)的输出端子(O5)处的延迟数字信号(DS1)的反馈模拟信号(AN1)提供给第一计算块(S3),第一计算块(S3)布置成从第二模拟信号(X3)中减去反馈模拟信号(AN1)。

    Sigma-Delta调变器以及转换方法

    公开(公告)号:CN103873064A

    公开(公告)日:2014-06-18

    申请号:CN201310665269.7

    申请日:2013-12-10

    IPC分类号: H03M3/00

    摘要: 本发明揭露一种Sigma-Delta调变器及转换方法,用以产生数字输出信号。其中Sigma-Delta调变器包括多阶回路滤波器以及量化器。多阶回路滤波器接收模拟输入信号,且根据模拟输入信号产生积分输出信号。量化器耦接多阶回路滤波器。量化器接收积分输出信号,且对积分输出信号进行量化以产生数字输出信号。Sigma-Delta调变器中不同的前馈路径用于不同的频带。本发明的Sigma-Delta调变器在高取样频率下具有较佳的稳定度、在驱动量化器方面具有较高驱动能力、以及/或具有较少的功率消耗。

    三角积分调变器以及三角积分调变方法

    公开(公告)号:CN103825618A

    公开(公告)日:2014-05-28

    申请号:CN201410073089.4

    申请日:2011-10-13

    IPC分类号: H03M3/02

    摘要: 本发明提供一种三角积分调变器,其包含有一处理电路、一量化器、一截断器以及一反馈电路。该处理电路用以接收一输入信号以及一模拟信息,并经由对该输入信号与该模拟信息间之一差值执行积分,以产生一积分信号。该量化器包含有一连续近似缓存器模拟-数字转换器,用以接收该积分信号以及依据该积分信号来产生一数字信息。该截断器用以接收该数字信息,并依据该数字信息来产生一截断信息。该反馈电路用以依据该截断信息来产生该模拟信息。

    三角积分调变器以及三角积分调变方法

    公开(公告)号:CN102457282B

    公开(公告)日:2014-04-09

    申请号:CN201110309505.2

    申请日:2011-10-13

    IPC分类号: H03M3/00

    摘要: 本发明提供一种三角积分调变器,其包含有一处理电路、一量化器、一截断器以及一反馈电路。该处理电路用以接收一输入信号以及一模拟信息,并经由对该输入信号与该模拟信息间之一差值执行积分,以产生一积分信号。该量化器包含有一连续近似缓存器模拟-数字转换器,用以接收该积分信号以及依据该积分信号来产生一数字信息。该截断器用以接收该数字信息,并依据该数字信息来产生一截断信息。该反馈电路用以依据该截断信息来产生该模拟信息。其中该截断器之阶数小于该积分程序之阶数。

    模拟到数字转换装置和信号处理系统

    公开(公告)号:CN102629873A

    公开(公告)日:2012-08-08

    申请号:CN201210020655.6

    申请日:2012-01-30

    申请人: 索尼公司

    IPC分类号: H03M1/12

    摘要: 一种AD转换装置包括:第一AD转换器,用于将输入模拟信号转换为第一数字信号;第二AD转换器,用于将作为输入模拟信号乘以系数α的结果获得的模拟信号转换为第二数字信号;第一计算单元,用于将由第一AD转换器输出的第一数字信号乘以作为平方系数α的结果获得的α2;第二计算单元,用于将由第二AD转换器输出的第二数字信号乘以作为系数α的倒数的α-1;第三计算单元,用于计算由第一计算单元输出的第一计算结果和由第二计算单元输出的第二计算结果之间的差别,并且输出该差别作为对输入模拟信号进行的AD转换的结果。

    多级噪声整形模数转换器
    48.
    发明授权

    公开(公告)号:CN104579344B

    公开(公告)日:2019-07-16

    申请号:CN201410449904.2

    申请日:2014-09-05

    IPC分类号: H03M1/12

    摘要: 本公开描述了改进的多级噪声整形(MASH)模数转换器(ADC),用于将模拟输入信号转换成数字输出信号。特别地,全德尔塔‑西格玛(ΔΣ)调制器设置在MASH ADC的前端,并且另一全ΔΣ调制器设置在MASH ADC的后端处。前端ΔΣ调制器将模拟输入信号数字化,并且后端ΔΣ调制器将前端ΔΣ调制器的输出与(原始)模拟输入信号之间的误差数字化。在该构造中,后端调制器将(全)前端调制器的误差数字化,松弛了前端的一些设计约束。这些设计约束包括热噪声、数字噪声抵消滤波器复杂度(前端的量化噪声已由前端的噪声传递函数整形),和/或非线性。

    用于产生数字信号的方法和装置

    公开(公告)号:CN105359417B

    公开(公告)日:2018-11-16

    申请号:CN201480018986.3

    申请日:2014-01-24

    IPC分类号: H03M3/00 H02M5/00

    摘要: 一种根据借助于频率转换器基于具有可变周期持续时间的脉冲宽度调制产生的模拟信号(UA)产生数字信号(DS)的方法,其中数字信号(DS)的值对应于模拟信号(UA)在脉冲宽度调制的关联的周期持续时间上的平均值,具有步骤:根据模拟信号(UA)借助于西格玛‑德尔塔‑调制器(1)产生比特流(BS),其中产生具有恒定的调制器循环的比特流,在关联的周期持续时间期间通过滤波比特流(BS)借助于多个数字滤波器(2_1到2_r)产生时间相接的数字采样值(S_1到S_r),其中时间相接的数字采样值之间的时间间隔是调制器循环的倍数,其数字滤波器(2_1到2_r)彼此时间延迟地以调制器循环的倍数的时间间隔开始并且相应数字滤波器(2_1到2_r)输出关联的数字采样值(S_1到S_r),并且形成在关联的周期持续时间期间产生的数字采样值(S_1到S_r)之上的平均值,其中平均值形成对于关联的周期持续时间的数字信号(DS)的值。