-
公开(公告)号:CN112311395A
公开(公告)日:2021-02-02
申请号:CN202011287801.2
申请日:2020-11-17
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网上海市电力公司 , 国家电网有限公司
IPC: H03M1/10
Abstract: 本发明实施例提供一种电荷型SAR ADC的校准方法,属于芯片设计领域。所述电荷型SAR ADC包括:分段的DAC阵列、以及比较器,其中所述分段的DAC阵列包括MSB电容阵列和LSB电容阵列,所述MSB电容阵列和所述LSB电容阵列之间通过比例电容连接,所述方法包括:触发所述比较器执行一次信号采样和一次状态转换后,获取所述比较器的输出;以及根据所述比较器的输出来调整校准电容的大小以执行校准,其中所述校准电容与所述比例电容并列、或者所述校准电容并联于所述LSB电容阵列中。其能够实现电荷型SAR ADC的自动校准。
-
公开(公告)号:CN110620424B
公开(公告)日:2021-01-05
申请号:CN201910916603.9
申请日:2019-09-26
Applicant: 北京智芯微电子科技有限公司 , 国家电网有限公司 , 国网上海市电力公司
IPC: H02J9/06 , H03K17/687
Abstract: 本发明公开了一种备份电源域的电源切换电路及方法,第一电源和第二电源经过选择电路输出选择信号,时钟沿状态指示电路对时钟输入信号进行处理,产生时钟输出信号和时钟触发沿状态指示信号,时钟触发沿状态指示信号在时钟输出信号的上升沿或下降沿的前后的一段时间内锁存器将处于锁定状态。时钟触发沿状态指示信号在时钟输出信号的其他时间段,锁存器将处于放开状态。两个互为反相的输出分别控制连接第一电源的第一晶体管的栅极以及连接第二电源的第二晶体管的栅极从而选择其中之一导通,如此避免了在时钟输出信号的翻转沿去切换电源,因此不掉电数字电路不会产生时序紊乱,提高了备份数据的可靠性。
-
公开(公告)号:CN111654271A
公开(公告)日:2020-09-11
申请号:CN202010444130.X
申请日:2020-05-22
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网上海市电力公司 , 国家电网有限公司
IPC: H03K17/22
Abstract: 本发明实施例提供一种上电复位电路及芯片,属于芯片领域。所述上电复位电路包括:包括电容模块、开关模块和波形整形模块,在电源电压上升阶段,所述开关模块用于在所述电源电压大于第一预设值的情况下接通,其中在所述开关模块未接通的情况下,所述第一电压处于上升状态,在所述开关模块接通的情况下,所述第一电压处于下降状态,所述波形整形模块,用于对所述第一电压进行整形并将整形后的电压作为复位信号输出。其在电源电压上电缓慢时芯片仍然能够正常复位,并且在电源快速掉电重启时,仍然能够正常产生二次复位信号。
-
公开(公告)号:CN111522593A
公开(公告)日:2020-08-11
申请号:CN202010601245.5
申请日:2020-06-29
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网江苏省电力有限公司信息通信分公司 , 国家电网有限公司
IPC: G06F9/4401 , G06F15/78
Abstract: 本发明公开了一种具有高适应性的芯片休眠唤醒控制系统和方法,该芯片休眠唤醒控制系统包括两个时钟域,两个时钟域为LCLK时钟域和总线SYSCLK时钟域,以使得系统控制和时钟控制分别在总线SYSCLK时钟域和LCLK时钟域中进行,其中,LCLK时钟域的频率小于总线SYSCLK时钟域的频率;并且其中,总线SYSCLK时钟域设置有系统控制模块,LCLK时钟域设置有时钟控制模块,系统控制模块的输出端与时钟控制模块的输入端相连接,以使得系统控制模块在总线SYSCLK时钟域产生第一控制信号,并将第一控制信号直接发送至时钟控制模块,以在LCLK时钟域中进行时钟控制。本发明采用双时钟域来控制芯片休眠和唤醒,从而可以有效处理开关时钟振荡器带来的毛刺问题,适应性高,稳定性好。
-
公开(公告)号:CN110456232A
公开(公告)日:2019-11-15
申请号:CN201910821907.7
申请日:2019-09-02
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司
Abstract: 本发明公开了一种故障指示器电池单独供电模式的低功耗电流检测电路,在故障指示器的电池单独供电模式时,电流检测电路仍采用CT供电的方式,在线路电流小于5A时,实时检测线路电流,在线路电流大于5A时,及时唤醒与之相连的MCU,并将CT产生的电流切换到电源部分。在电池单独供电模式,电流检测电路不采用电池供电,不消耗电池能量,整个故障指示器只有MCU消耗微小的休眠电流,可以极大地延长电池的使用寿命。
-
公开(公告)号:CN117609107A
公开(公告)日:2024-02-27
申请号:CN202311501889.7
申请日:2023-11-10
Applicant: 北京智芯微电子科技有限公司 , 国网山东省电力公司信息通信公司 , 国家电网有限公司
Abstract: 本发明公开了一种多核处理器高速访问控制方法、装置、存储模块及芯片,控制方法应用于第一单元和第二单元之间的信息交互。第一单元的存储空间被划分为多个子存储空间,第二单元包括多个处理器单元,每一个子存储空间与一个处理器单元相匹配。控制方法包括:在子存储空间存储的数据未进行更新的情况下,若发出请求的处理器单元访问过请求访问的子存储空间,发出请求的处理器单元不对请求访问的子存储空间进行访问。在子存储空间的数据没有更新的情况下,处理器单元可以通过读取自身的缓存来使用这些数据,而不需要再次对子存储空间的数据进行访问,这样可以节省处理器单元进行数据访问的次数和时间,有利于提高效率。
-
公开(公告)号:CN114330175B
公开(公告)日:2023-08-18
申请号:CN202111370838.6
申请日:2021-11-18
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网山西省电力公司 , 国家电网有限公司
IPC: G06F30/33 , G06N3/0499 , G06F111/08 , G06F119/08
Abstract: 本发明实施例提供一种用于增益结构的校准方法及装置、增益结构,属于芯片技术领域。所述增益结构包括多级增益芯片,每级增益芯片包括一级或多级增益档位,所述方法包括:生成针对所述增益结构的参数矩阵,其中,所述参数矩阵包括所述多级增益芯片的各级增益芯片的当前增益系数、以及针对所述增益结构的目标增益值;根据所述参数矩阵、以及用于增益配置的概率计算的计算模型,得到在使用所述增益结构的每种增益配置时,能够产生所述目标增益值的概率;以及根据所述每种增益配置对应的概率,确定出目标增益配置,以根据所述目标增益配置校准所述增益结构。其能够在准确校准增益结构的同时,节省校准的人力成本和时间成本。
-
公开(公告)号:CN116593871A
公开(公告)日:2023-08-15
申请号:CN202310670849.9
申请日:2023-06-07
Applicant: 北京智芯微电子科技有限公司 , 国网江苏省电力有限公司 , 国家电网有限公司
IPC: G01R31/28 , G01R31/3183 , G01R31/317
Abstract: 本公开涉及集成电路技术领域,具体涉及一种时序故障检测电路、芯片及电子装置,所述电路包括触发器单元、第一传输门和异或门;触发器单元的第一端连接于第一传输门的第一端,触发器单元的第二端连接于异或门的第一端;第一传输门的第二端连接于异或门的第二端;异或门用于根据在目标时长内通过异或门的第一端输入的第一输入数据和异或门的第二端输入的第二输入数据确定时序故障预警信号,并通过异或门的第三端输出时序故障预警信号。在保证系统电路在最坏情况的PVT环境下能够正常工作的前提下,能够在低电压状态下正常稳定地工作,并能合理控制产生的面积开销。
-
公开(公告)号:CN116126397A
公开(公告)日:2023-05-16
申请号:CN202310403706.1
申请日:2023-04-17
Applicant: 北京智芯微电子科技有限公司 , 国网江苏省电力有限公司 , 国家电网有限公司
Abstract: 本公开涉及微控制器技术领域,具体涉及一种基于微控制器的控制方法、装置、设备及介质,所述微控制器包括中央处理器、闪存Flash和静态随机存取存储器SRAM,所述方法包括:控制中央处理器通过微控制器的目标引脚读取输入值;响应于输入值与预设引脚值匹配,将储存在Flash中的目标指令程序搬移至SRAM,并通过所述中央处理器将微控制器的启动模式设置为SRAM启动;控制中央处理器至少从SRAM中读取所述目标指令程序并执行。该方案可以将微控制器中FLASH的指令程序搬移到微控制器的SRAM中,从而在微控制器的启动模式为SRAM启动的情况下,CPU可以从SRAM中高速读取指令程序。
-
公开(公告)号:CN116107641A
公开(公告)日:2023-05-12
申请号:CN202310181347.X
申请日:2023-02-27
Applicant: 北京智芯微电子科技有限公司 , 国网江苏省电力有限公司信息通信分公司 , 国家电网有限公司
IPC: G06F9/38
Abstract: 本发明公开了一种指令存储系统、方法、装置、计算机设备及可读存储介质,所述指令存储系统包括暂存模块,用于在回填处理模块获得指令缓存模块的访问权限的情况下,存储所述回填处理模块发送的指令数据,以向所述取指流水线提供目标指令。由此通过增加暂存模块,用于暂存回填处理模块回填至指令缓存模块中的数据,并为取指流水线提供需要的数据,在不引起流水线停顿的前提下有效提高回填处理模块回填的速度。
-
-
-
-
-
-
-
-
-