高精度低时延模数转换器电容失配自校准电路与方法

    公开(公告)号:CN119382700A

    公开(公告)日:2025-01-28

    申请号:CN202411301784.1

    申请日:2024-09-18

    Abstract: 本发明公开了一种高精度低时延模数转换器电容失配自校准电路与方法,校准过程主要包括采样与置位阶段、量化阶段、放大阶段和积分阶段共四个阶段;通过将ADC自身部分DAC单元作为校准DAC,对待校准DAC单元产生的误差电压进行指数增量型量化估计,而后在数字域或模拟域进行补偿,实现了电容失配误差的校准。在增加较小硬件开销的前提下,通过结合指数增量型ADC的量化原理,突破了原有的误差检测范围,使得小于1LSB的误差也可以被估计,并优化了校准DAC自身失配对校准效果的限制,能够实现24位高精度低时延ADC电容失配误差的准确校准。

    基于预量化的高能效高精度低时延逐次逼近型模数转换器

    公开(公告)号:CN118783960B

    公开(公告)日:2025-01-03

    申请号:CN202411261053.9

    申请日:2024-09-10

    Abstract: 本发明公开了一种基于预量化的高能效高精度低时延逐次逼近型模数转换器,包括:数模转换电容阵列、检测量化模块、采样噪声消除模块及逐次逼近量化模块;数模转换电容阵列用于采样和实现逐次逼近过程,其包括主体电容和预量化电容;在存储采样噪声的第二采样阶段,当输入信号摆幅大于预设摆幅阈值时,检测量化模块控制预量化电容以降低输入信号摆幅;采样噪声消除模块消除采样噪声,逐次逼近量化模块进行量化生成量化结果。本发明提升了高精度低时延逐次逼近型模数转换器的能效,降低了功耗和面积开销,综合性能较好。

    一种高速时域可重构混合型模数转换器

    公开(公告)号:CN114679179B

    公开(公告)日:2024-11-19

    申请号:CN202210271022.6

    申请日:2022-03-18

    Abstract: 本发明公开了一种高速时域可重构混合型模数转换器,包括:逐次逼近型模数转换器,用于对输入的差分电压信号进行粗量化,得到余量电压信号,同时输出第一数字信号;余量放大器,连接逐次逼近型模数转换器,用于对余量电压信号进行放大;电压‑时间转换器,连接余量放大器,用于将放大后的余量电压信号转换为时间信号;时间‑数字转换器,连接电压‑时间转换器,用于将时间信号转换为第二数字信号;输出模块,连接逐次逼近型模数转换器和时间‑数字转换器,用于将第一数字信号和第二数字信号进行组合,输出数字码信号。本发明提供的高速时域可重构混合型模数转换器,显著降低在低电源电压下电压域高速高精度ADC的设计复杂度,功耗以及面积。

    一种具有频率周跳消除的快速锁定采样锁相环电路

    公开(公告)号:CN118971870A

    公开(公告)日:2024-11-15

    申请号:CN202411130391.9

    申请日:2024-08-16

    Abstract: 本发明涉及具有频率周跳消除的快速锁定采样锁相环电路,包括:周跳消除单元、时钟信号生成单元、采样鉴相器单元、自适应信号输出单元;时钟信号生成单元利用输出的频率信号,生成相位无交叠的第一时钟信号和第二时钟信号;周跳消除单元根据第一时钟信号和参考时钟信号生成控制信号,控制信号用于控制自适应跨导放大器输出的电流信号的大小;采样鉴相器单元利用第一时钟信号、第二时钟信号和参考时钟信号之间的相位误差,转换获得第一电压信号;自适应信号输出单元响应于控制信号,将第一电压信号转换为电流信号,并利用电流信号转换获得频率信号。该方法可有效消除输出的频率信号中频率周跳,提高锁相环稳定性,显著提高锁相环的锁相精度和速度。

    基于SAR逻辑的时钟和数据恢复电路及数据接口电路

    公开(公告)号:CN118554947A

    公开(公告)日:2024-08-27

    申请号:CN202410747641.7

    申请日:2024-06-11

    Abstract: 本发明公开了一种基于SAR逻辑的时钟和数据恢复电路,包括环形振荡器,用于提供覆盖多个频带的时钟信号;鉴频鉴相器,用于判断输入数据与时钟的相位差距并生成UP/DN信号和指示频率极性的SLOW信号;电荷泵,用于根据UP/DN信号产生对应的充放电电流;环路滤波器,用于将电荷泵的输出电流转化成电压信号,进而控制环形振荡器的频率;频带切换电路,用于根据SLOW信号控制环形振荡器的频带跳变与整个环路的工作状态,以实现快速的时钟频率捕获;相位跟踪模式切换电路,用于在环路完成频率捕获后切换到相位跟踪模式。本发明采用基于SAR逻辑的频带间搜索方案,大幅度缩短了频率捕获所需要的时间,提高了CDR的锁定速度。

    高精度ADC的静态特性内建自测试电路

    公开(公告)号:CN118316449A

    公开(公告)日:2024-07-09

    申请号:CN202410467822.4

    申请日:2024-04-18

    Abstract: 本发明提供的高精度ADC的静态特性内建自测试电路,包括:在采样保持阶段,对输入的外部共模信号Vcm作采样得到采样共模信号;在第一次量化阶段,根据正输入端信号Vip对采样共模信号作采样放大处理,并降低输出阻抗得到第一放大共模信号;在第二量化阶段,根据负输入端信号Vin对采样共模信号作采样放大处理,并降低输出阻抗得到第二放大共模信号;其中,正输入端信号Vip与负输入端信号Vin是一对差分信号;对第一放大共模信号和第二放大共模信号均作量化,并对两者的量化结果求平均得到高精度测试信号。在本发明中,根据一对差分信号对采样共模信号作量化处理,并将两次量化的结果进行求和处理,消除了采样热噪声。

    基于浮空采样的乘法型数模转换器及射频直采模数转换器

    公开(公告)号:CN118018027A

    公开(公告)日:2024-05-10

    申请号:CN202410139174.X

    申请日:2024-01-31

    Abstract: 本发明公开了一种基于浮空采样的乘法型数模转换器,包括开关电容电路和放大电路;开关电容电路包括采样电容和多个开关;通过控制不同开关的开启和关断,使得采样电容的顶极板或底极板不与固定电位相连,而是处于浮空状态;开关电容电路基于顶极板浮空或底极板浮空的状态实现对差分输入信号的采样,并在采样过程中隔离掉差分输入信号中的共模信息,得到高质量的差分采样信号;放大电路用于对差分采样信号量化后产生的余量信号进行放大。该电路通过浮空采样的方式,可以隔离来自输入共模信号的扰动,防止该共模信号的变化沿着流水线模数转换器的各级传输下去,从而提升了整体模数转换器的性能。

    基于自归零校准和快速回踢恢复的高精度仪表放大器

    公开(公告)号:CN117498811A

    公开(公告)日:2024-02-02

    申请号:CN202311576133.9

    申请日:2023-11-23

    Abstract: 本发明公开了一种基于自归零校准和快速回踢恢复的高精度仪表放大器,包括:共模采样输入斩波电路、自归零斩波放大电路和低通滤波输出电路;其中,共模采样输入斩波电路被配置为在共模采样和自归零阶段传输共模信号,在差分信号放大阶段传输差分信号;第一开关组断开,自归零斩波放大电路被配置为在共模采样和自归零阶段实现共模采样和自归零,第一开关组导通,自归零斩波放大电路被配置为在差分信号放大阶段实现信号放大;低通滤波输出电路被配置为在差分信号放大阶段输出放大后的差分信号。本发明实现了一个高输入阻抗、低噪声、低失调的低功耗的高驱动能力仪表放大器。

    一种基于Cascode结构的混合式高速淬灭电路及方法

    公开(公告)号:CN117490839A

    公开(公告)日:2024-02-02

    申请号:CN202311444918.0

    申请日:2023-11-01

    Abstract: 本发明公开了一种基于Cascode结构的混合式高速淬灭电路及方法,电路包括:单光子雪崩光电二极管SPAD、Cascode结构单元、延迟保持电路和单稳态电路,单光子雪崩光电二极管SPAD触发载流子的雪崩倍增效应实现单个光子的检测,Cascode结构单元让单光子雪崩光电二极管SPAD承受高的过偏压,延迟保持电路产生时间可控的延时时间,单稳态电路产生脉冲宽度可调的单脉冲复位信号,向Cascode结构单元发送复位信号,Cascode结构单元根据触发复位信号使得单光子雪崩光电二极管SPAD两端的反向偏压大于雪崩击穿电压,单光子雪崩光电二极管SPAD恢复到工作状态。方法基于上述电路。本发明采用被动淬灭和可变负载淬灭相结合的方法,通过引入Cascode结构实现了缩短淬灭时间、提高单光子探测响应速度目的。

    一种基于电流镜倍增跨导技术的超宽带输入信号缓冲器

    公开(公告)号:CN117318700A

    公开(公告)日:2023-12-29

    申请号:CN202311422820.5

    申请日:2023-10-30

    Abstract: 本发明涉及一种基于电流镜倍增跨导技术的超宽带输入信号缓冲器,包括第一单边电路、第二单边电路和交叉耦合电容,其中,第一单边电路与第二单边电路镜像对称设置且具有相同的结构,交叉耦合电容连接在第一单边电路和第二单边电路之间;第一单边电路的输入端用于连接系统前端以输入第一差分信号,输出端用于连接第一后级电路负载;第二单边电路的输入端用于连接系统前端以输入第二差分信号,输出端用于连接第二后级电路负载;第一差分信号和第二差分信号的输入幅度相同、相位相反。该缓冲器避免了非对称驱动电流引起失真的问题,有效地拓展了输入输出带宽,同时实现更优的通频带信号增益平坦度。

Patent Agency Ranking